摘要 | 第3-4页 |
abstract | 第4页 |
第一章 绪论 | 第7-12页 |
1.1 课题研究的意义 | 第7页 |
1.2 晶闸管触发器技术的发展现状 | 第7-9页 |
1.3 晶闸管触发器技术的发展趋势 | 第9-10页 |
1.4 本论文的主要内容 | 第10-11页 |
1.5 本章小结 | 第11-12页 |
第二章 晶闸管数字触发器总体设计目标 | 第12-20页 |
2.1 晶闸管数字触发方式的分类 | 第12-15页 |
2.2 晶闸管数字触发器的技术指标 | 第15-19页 |
2.2.1 对触发脉冲的基本要求 | 第15-16页 |
2.2.2 触发相位控制角α的分辨率 | 第16-17页 |
2.2.3 触发脉冲的不对称性 | 第17页 |
2.2.4 触发器的响应时间 | 第17页 |
2.2.5 控制器工作模式要求 | 第17-18页 |
2.2.6 系统保护要求 | 第18-19页 |
2.2.7 人机交互要求 | 第19页 |
2.3 本章小结 | 第19-20页 |
第三章 控制器总体系统构成及硬件电路设计 | 第20-33页 |
3.1 系统总体方案设计 | 第20-21页 |
3.2 系统主要功能模块的硬件电路设计 | 第21-32页 |
3.2.1 同步电路设计 | 第21-22页 |
3.2.2 DSP部分电路设计 | 第22-24页 |
3.2.3 FPGA部分电路设计 | 第24-26页 |
3.2.4 通信电路设计 | 第26-27页 |
3.2.5 信号调理电路设计 | 第27-28页 |
3.2.6 脉冲输出隔离驱动电路 | 第28-30页 |
3.2.7 过流保护电路 | 第30-31页 |
3.2.8 电源电路设计 | 第31-32页 |
3.3 本章小结 | 第32-33页 |
第四章 控制器触发单元的软件设计 | 第33-45页 |
4.1 FPGA开发软件的实际应用 | 第33-36页 |
4.2 移相模块设计 | 第36-38页 |
4.3 脉冲信号生成模块 | 第38-39页 |
4.4 脉冲组合控制模块 | 第39-40页 |
4.5 FPGA整体设计实现和时序仿真 | 第40-44页 |
4.6 本章小结 | 第44-45页 |
第五章 实验结果及分析 | 第45-52页 |
5.1 硬件调试试验方法及条件介绍 | 第45-46页 |
5.1.1 硬件调试前准备 | 第45页 |
5.1.2 控制器硬件电路调试 | 第45-46页 |
5.2 硬件调试波形及分析 | 第46-50页 |
5.2.1 控制器触发脉冲调试 | 第46-47页 |
5.2.2 晶闸管触发脉冲的移相调试 | 第47-48页 |
5.2.3 触发脉冲相序自适应调试 | 第48-49页 |
5.2.4 用于三相桥式全控整流电路中的试验波形及分析 | 第49-50页 |
5.3 输出脉冲精度及触发角延时分析 | 第50-51页 |
5.3.1 输出脉冲精度分析 | 第50页 |
5.3.2 触发角延时分析 | 第50-51页 |
5.4 本章小结 | 第51-52页 |
第六章 结论与展望 | 第52-54页 |
6.1 本论文所做工作 | 第52页 |
6.2 获得的结论 | 第52-53页 |
6.3 应继续研究的问题 | 第53-54页 |
致谢 | 第54-55页 |
参考文献 | 第55-57页 |
攻读硕士学位期间发表的论文 | 第57-58页 |
附录 | 第58-69页 |