摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
1 绪论 | 第11-28页 |
1.1 研究背景与意义 | 第11-15页 |
1.2 国内外相关研究现状 | 第15-25页 |
1.3 本文研究内容 | 第25-26页 |
1.4 论文结构 | 第26-28页 |
2 椭圆曲线密码理论与算法研究 | 第28-39页 |
2.1 椭圆曲线密码协议分析 | 第28-29页 |
2.2 椭圆曲线密码标量点乘算法分析 | 第29-33页 |
2.3 椭圆曲线点群运算分析 | 第33-36页 |
2.4 有限域运算分析 | 第36-37页 |
2.5 本章小结 | 第37-39页 |
3 ECC功耗分析攻击与防御算法研究 | 第39-61页 |
3.1 引言 | 第39-40页 |
3.2 功耗分析攻击模型 | 第40-41页 |
3.3 FPGA功耗分析攻击平台设计 | 第41-45页 |
3.4 针对ECC的功耗攻击方法研究 | 第45-51页 |
3.5 抗功耗攻击ECC算法研究 | 第51-60页 |
3.6 本章小结 | 第60-61页 |
4 真随机数发生器的研究与设计 | 第61-78页 |
4.1 引言 | 第61-63页 |
4.2 真随机数发生器的设计 | 第63-70页 |
4.3 真随机数发生器的评估与测试 | 第70-77页 |
4.4 本章小结 | 第77-78页 |
5 抗功耗攻击二进制域ECC处理器的研究与设计 | 第78-96页 |
5.1 引言 | 第78页 |
5.2 随机模运算单元设计 | 第78-86页 |
5.3 循环移位寄存器阵列单元 | 第86-89页 |
5.4 ECC处理器算法控制及架构设计 | 第89-91页 |
5.5 功耗分析攻击实验与硬件实现结果 | 第91-95页 |
5.6 本章小结 | 第95-96页 |
6 抗功耗攻击高硬件效率双域ECC处理器的研究与设计 | 第96-123页 |
6.1 引言 | 第96-97页 |
6.2 高硬件效率模运算单元设计 | 第97-110页 |
6.3 双域ECC处理器架构 | 第110-117页 |
6.4 功耗分析攻击及硬件实现结果 | 第117-122页 |
6.5 本章小结 | 第122-123页 |
7 全文总结与工作展望 | 第123-126页 |
7.1 本文工作总结 | 第123-124页 |
7.2 下一步工作展望 | 第124-126页 |
致谢 | 第126-128页 |
参考文献 | 第128-138页 |
附录1 攻读博士学位期间发表的主要论文 | 第138-139页 |
附录2 博士生期间参与的课题研究情况 | 第139页 |