基于FPGA的脉冲轨道电路频域算法研究
| 摘要 | 第3-4页 |
| abstract | 第4-5页 |
| 1 绪论 | 第8-14页 |
| 1.1 研究背景及意义 | 第8-9页 |
| 1.2 国内外进展 | 第9-13页 |
| 1.3 论文的主要研究内容及章节安排 | 第13-14页 |
| 1.3.1 论文主要内容 | 第13页 |
| 1.3.2 文章结构安排 | 第13-14页 |
| 2 自适应滤波理论 | 第14-24页 |
| 2.1 维纳滤波和最速下降法 | 第14-16页 |
| 2.1.1 维纳滤波 | 第14-15页 |
| 2.1.2 最速下降法 | 第15-16页 |
| 2.2 自适应LMS算法 | 第16-19页 |
| 2.2.1 LMS时域算法 | 第17-18页 |
| 2.2.2 频域块LMS算法 | 第18-19页 |
| 2.3 算法性能分析 | 第19-22页 |
| 2.3.1 收敛性 | 第19-20页 |
| 2.3.2 收敛速度 | 第20-21页 |
| 2.3.3 稳态误差 | 第21页 |
| 2.3.4 算法的计算复杂度 | 第21-22页 |
| 2.4 自适应滤波器的应用 | 第22-23页 |
| 2.4.1 系统辨识 | 第22-23页 |
| 2.4.2 系统预测 | 第23页 |
| 2.4.3 干扰抵消 | 第23页 |
| 2.5 本章小结 | 第23-24页 |
| 3 高压不对称脉冲信号滤波算法设计与仿真 | 第24-42页 |
| 3.1 高压不对称脉冲信号 | 第24-25页 |
| 3.2 算法模型 | 第25页 |
| 3.3 算法的改进 | 第25-28页 |
| 3.3.1 改进的变步长频域块LMS算法 | 第26-28页 |
| 3.3.2 时频结合的LMS算法 | 第28页 |
| 3.4 实验结果及分析 | 第28-39页 |
| 3.4.1 时域LMS算法仿真 | 第30-32页 |
| 3.4.2 频域块LMS算法仿真 | 第32-34页 |
| 3.4.3 VSSNLMS算法仿真 | 第34-36页 |
| 3.4.4 改进LMS算法仿真 | 第36-38页 |
| 3.4.5 算法性能分析 | 第38-39页 |
| 3.5 本章小结 | 第39-42页 |
| 4 LMS算法的FPGA实现 | 第42-56页 |
| 4.1 算法的设计方案 | 第42-43页 |
| 4.2 算法的具体实现 | 第43-53页 |
| 4.2.1 时域LMS算法的实现 | 第43-44页 |
| 4.2.2 频域块LMS算法的实现 | 第44-53页 |
| 4.3 结果分析 | 第53-54页 |
| 4.4 本章小结 | 第54-56页 |
| 5 脉冲轨道电路信号频域分析及微机监测 | 第56-66页 |
| 5.1 信号频域分析 | 第56-60页 |
| 5.2 上位机监测 | 第60-62页 |
| 5.3 实验结果 | 第62-65页 |
| 5.3.1 FPGA频域分析验证 | 第62-63页 |
| 5.3.2 上位机显示 | 第63-65页 |
| 5.4 本章小结 | 第65-66页 |
| 6 总结与展望 | 第66-68页 |
| 6.1 总结 | 第66页 |
| 6.2 展望 | 第66-68页 |
| 致谢 | 第68-70页 |
| 参考文献 | 第70-72页 |