基于FPGA的高速相机采集系统设计
摘要 | 第4-5页 |
Abstract | 第5-6页 |
1 绪论 | 第9-17页 |
1.1 研究背景与研究意义 | 第9页 |
1.2 国内外研究现状及发展趋势 | 第9-15页 |
1.2.1 国内外研究现状 | 第9-14页 |
1.2.2 发展趋势 | 第14-15页 |
1.3 主要研究内容及章节安排 | 第15-17页 |
2 基于FPGA的面阵CCD模拟前端设计 | 第17-35页 |
2.1 面阵CCD时序发生器设计 | 第17-25页 |
2.1.1 CCD相机驱动电路设计 | 第17-20页 |
2.1.2 驱动时序分析 | 第20-22页 |
2.1.3 时序仿真及实验 | 第22-25页 |
2.2 滤波电路设计 | 第25-27页 |
2.3 A/D相关双采样设计 | 第27-31页 |
2.3.1 相关双采样原理 | 第27-28页 |
2.3.2 AD9945硬件电路设计 | 第28-29页 |
2.3.3 A/D模块时序分析 | 第29-30页 |
2.3.4 A/D模块时序仿真与实验 | 第30-31页 |
2.4 电源模块设计 | 第31-32页 |
2.5 PCB设计及实验结果 | 第32-34页 |
2.5.1 PCB板设计 | 第32-33页 |
2.5.2 实验结果 | 第33-34页 |
2.6 本章小结 | 第34-35页 |
3 基于FPGA的自动对焦算法 | 第35-45页 |
3.1 自动对焦技术概述 | 第35-37页 |
3.1.1 自动对焦原理 | 第35-36页 |
3.1.2 面阵CCD光学镜头 | 第36-37页 |
3.2 机器学习自动对焦算法 | 第37-41页 |
3.2.1 决策树算法描述 | 第38页 |
3.2.2 决策树算法流程 | 第38-41页 |
3.3 自动对焦算法实现及实验结果 | 第41-44页 |
3.4 本章小结 | 第44-45页 |
4 基于FPGA的高速数据处理与传输 | 第45-61页 |
4.1 FPGA数据处理系统 | 第45-46页 |
4.2 基于乒乓结构的高速数据处理 | 第46-50页 |
4.2.1 SDRAM电路设计 | 第47-48页 |
4.2.2 SDRAM的时序分析与设计 | 第48-49页 |
4.2.3 SDRAM乒乓结构时序仿真 | 第49-50页 |
4.3 基于FPGA的USB2.0 高速传输 | 第50-55页 |
4.3.1 USB2.0 硬件设计 | 第50-52页 |
4.3.2 USB2.0 软件设计 | 第52-54页 |
4.3.3 测试结果 | 第54-55页 |
4.4 VGA显示设计 | 第55-58页 |
4.5 测试结果 | 第58-60页 |
4.6 本章小结 | 第60-61页 |
5 总结与展望 | 第61-63页 |
5.1 全文总结 | 第61页 |
5.2 工作展望 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-69页 |
个人简历、在学期间发表的学术论文及取得的研究成果 | 第69页 |