目录 | 第3-5页 |
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第1章 绪论 | 第9-13页 |
1.1 研究背景 | 第9页 |
1.2 课题的选择 | 第9-10页 |
1.3 文章的组织和创新性 | 第10-13页 |
第2章 USB协议简介 | 第13-29页 |
2.1 USB技术发展 | 第13-14页 |
2.2 USB总线拓扑结构 | 第14-15页 |
2.3 USB电气特性 | 第15页 |
2.4 USB信号特性 | 第15-16页 |
2.4.1 位编码、解码和同步 | 第16页 |
2.4.2 位填充 | 第16页 |
2.5 USB数据流模型 | 第16-19页 |
2.5.1 USB主机/设备分层模型 | 第17-18页 |
2.5.2 端点 | 第18-19页 |
2.5.3 管道 | 第19页 |
2.6 USB传输 | 第19-28页 |
2.6.1 包类型 | 第20-21页 |
2.6.2 包格式 | 第21-22页 |
2.6.3 事务处理 | 第22-23页 |
2.6.4 传输事务 | 第23-28页 |
2.7 本章小结 | 第28-29页 |
第3章 USB接口的设计和实现 | 第29-49页 |
3.1 ASIC&FPGA芯片设计理论 | 第29-31页 |
3.1.1 IP核 | 第29-30页 |
3.1.2 SOC设计 | 第30页 |
3.1.3 专用集成电路(ASIC) | 第30-31页 |
3.2 硬件描述语言 | 第31-32页 |
3.3 系统的设计方式及层次结构划分 | 第32-33页 |
3.3.1 系统的设计方式 | 第32页 |
3.3.2 系统的层次结构划分 | 第32-33页 |
3.4 USB接口的总体设计 | 第33-34页 |
3.5 PHY模块 | 第34-36页 |
3.6 UTMI模块 | 第36-37页 |
3.7 PL模块 | 第37-43页 |
3.7.1 包组装器 | 第38页 |
3.7.2 包拆装器 | 第38-40页 |
3.7.3 协议引擎 | 第40-42页 |
3.7.4 DMA and Memory Interface模块 | 第42-43页 |
3.8 USB控制器模块 | 第43-44页 |
3.9 ROM模块 | 第44-45页 |
3.10 FIFO模块 | 第45-46页 |
3.11 设计结果 | 第46-48页 |
3.12 本章小结 | 第48-49页 |
第4章 软件仿真 | 第49-53页 |
4.1 控制传输的仿真 | 第49-50页 |
4.2 中断传输的仿真 | 第50-51页 |
4.3 本章小结 | 第51-53页 |
第5章 硬件验证 | 第53-57页 |
5.1 枚举阶段的验证 | 第53-54页 |
5.2 中断传输的硬件验证 | 第54-55页 |
5.3 本章小结 | 第55-57页 |
第6章 结束语 | 第57-59页 |
参考文献 | 第59-61页 |
致谢 | 第61-63页 |
攻读学位期间发表的主要学术论文 | 第63-64页 |
学位论文评阅及答辩情况表 | 第64页 |