摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-11页 |
1.1 研究背景与意义 | 第7-8页 |
1.2 国内外研究概况 | 第8-9页 |
1.3 论文的主要研究内容 | 第9-11页 |
2 关键技术研究 | 第11-16页 |
2.1 Verilog HDL 语言 | 第11-12页 |
2.2 FPGA 技术 | 第12页 |
2.3 EPoC 技术 | 第12-15页 |
2.4 本章小结 | 第15-16页 |
3 EPON ONU 功能分析与设计 | 第16-37页 |
3.1 ONU 功能需求分析 | 第16-17页 |
3.2 ONU 功能设计 | 第17-36页 |
3.3 本章小结 | 第36-37页 |
4 EPON ONU 的实现 | 第37-58页 |
4.1 开发环境的选择 | 第37页 |
4.2 功能模块的实现 | 第37-56页 |
4.3 本章小结 | 第56-58页 |
5 系统测试 | 第58-63页 |
5.1 仿真测试 | 第58-59页 |
5.2 硬件调试 | 第59-60页 |
5.3 测试数据与分析 | 第60-62页 |
5.4 本章小结 | 第62-63页 |
6 总结与展望 | 第63-65页 |
6.1 全文总结 | 第63页 |
6.2 展望 | 第63-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-69页 |