摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-14页 |
第一章 绪论 | 第14-18页 |
1.1 课题研究背景 | 第14-15页 |
1.2 国内外研究与发展动态 | 第15-16页 |
1.3 本文的主要内容和章节安排 | 第16-18页 |
第二章 线性调频连续波雷达工作原理与算法研究 | 第18-32页 |
2.1 线性调频连续波雷达 | 第18-20页 |
2.1.1 线性调频连续波雷达工作原理 | 第18页 |
2.1.2 多周期锯齿线性调频连续波雷达回波分析 | 第18-20页 |
2.2 线性调频连续波雷达与多频连续波雷达对比分析 | 第20-25页 |
2.2.1 多频连续波雷达测速、测距算法 | 第20-23页 |
2.2.2 多频连续波雷达仿真实验分析 | 第23-24页 |
2.2.3 线性调频连续波雷达仿真实验分析 | 第24-25页 |
2.3 线性调频连续波雷达信号处理算法分析 | 第25-31页 |
2.3.1 线性调频连续波雷达的动目标显示(MTI) | 第25-27页 |
2.3.2 线性调频连续波雷达动目标检测(MTD) | 第27-28页 |
2.3.3 反异步干扰 | 第28-29页 |
2.3.4 恒虚警检测 | 第29-31页 |
2.4 本章小结 | 第31-32页 |
第三章 线性调频连续波雷达信号处理系统的硬件设计 | 第32-46页 |
3.1 数据采集单元设计 | 第33页 |
3.2 FPGA处理单元设计 | 第33-36页 |
3.2.1 FPGA芯片选型 | 第33-34页 |
3.2.2 通信接.设计 | 第34-35页 |
3.2.3 FPGA配置与加载 | 第35-36页 |
3.3 DSP处理单元的设计 | 第36-41页 |
3.3.1 DSP芯片选型 | 第36-37页 |
3.3.2 配置与加载 | 第37-40页 |
3.3.3 SDRAM接.设计 | 第40-41页 |
3.4 DSP和FPGA以及DSP之间通信接.设计 | 第41-42页 |
3.5 辅助电路单元设计 | 第42-45页 |
3.5.1 电源管理电路 | 第42-43页 |
3.5.2 时钟电路设计 | 第43-44页 |
3.5.3 复位电路设计 | 第44-45页 |
3.6 本章小结 | 第45-46页 |
第四章 线性调频连续波雷达信号处理系统的软件设计 | 第46-62页 |
4.1 系统通信模块设计 | 第46-53页 |
4.1.1 TS201S处理器的DMA传输 | 第46-49页 |
4.1.2 DSP和FPGA以及DSP之间的通信软件设计 | 第49-53页 |
4.2 数据存储模块的设计 | 第53-56页 |
4.2.1 SDRAM存储 | 第53-55页 |
4.2.2 FLASH接.设计与加载设计 | 第55-56页 |
4.3 线性调频连续波雷达信号处理系统实现 | 第56-61页 |
4.3.1 线性调频连续波雷达信号处理系统方案总述 | 第56-57页 |
4.3.2 DSP信号处理模块实现流程与功能测试 | 第57-61页 |
4.4 本章小结 | 第61-62页 |
结束语 | 第62-64页 |
参考文献 | 第64-66页 |
致谢 | 第66-68页 |
作者简介 | 第68-69页 |