基于FPGA的JPEG硬件解码器设计与实现
中文摘要 | 第1-4页 |
英文摘要 | 第4-8页 |
1 绪论 | 第8-12页 |
·课题研究背景及意义 | 第8-9页 |
·国内外研究现状 | 第9-10页 |
·论文的主要工作和章节安排 | 第10-12页 |
2 JPEG 图像编码原理 | 第12-24页 |
·JPEG 标准 | 第12-13页 |
·JPEG 图像编码原理 | 第13-21页 |
·色彩空间变换及采样 | 第14-15页 |
·前向离散余弦变换 | 第15-17页 |
·量化和Z 字扫描 | 第17-19页 |
·熵编码 | 第19-21页 |
·JFIF 图像格式 | 第21-23页 |
·本章小结 | 第23-24页 |
3 JPEG 图像解码原理 | 第24-32页 |
·标记段解码 | 第24-25页 |
·哈夫曼解码 | 第25-30页 |
·数据流组成结构 | 第25-27页 |
·数据单元huffman 解码 | 第27-29页 |
·CHT 解码算法 | 第29-30页 |
·反量化和反Z 扫描 | 第30页 |
·IDCT 变换 | 第30-31页 |
·本章小结 | 第31-32页 |
4 JPEG 解码器的硬件设计与实现 | 第32-62页 |
·JPEG 解码器的总体结构设计 | 第32-33页 |
·输入缓冲模块设计 | 第33-36页 |
·冗余信息处理 | 第34-35页 |
·输出数据 | 第35-36页 |
·头文件解析模块 | 第36-44页 |
·头文件解析状态机 | 第36-42页 |
·头文件存储单元 | 第42-44页 |
·熵解码模块设计 | 第44-50页 |
·熵解码硬件实现 | 第44-48页 |
·解码状态机 | 第48-50页 |
·反量化与反ZigZag 模块设计 | 第50-51页 |
·反量化模块设计 | 第50页 |
·反ZigZag 模块设计 | 第50-51页 |
·IDCT 模块设计 | 第51-57页 |
·2D-IDCT 模块的结构设计 | 第51-53页 |
·1D-IDCT 单元的设计 | 第53-56页 |
·转置单元的设计 | 第56-57页 |
·色彩空间转换模块设计 | 第57-59页 |
·存储器单元设计 | 第57-59页 |
·YUV2RGB 单元设计 | 第59页 |
·本章小结 | 第59-62页 |
5 JPEG 解码器的仿真与验证 | 第62-80页 |
·JPEG 解码器各模块仿真分析 | 第62-69页 |
·输入缓冲模块仿真分析 | 第62-63页 |
·头文件解析模块仿真分析 | 第63-65页 |
·熵解码模块仿真分析 | 第65-66页 |
·反量化与反ZigZag 模块仿真分析 | 第66-67页 |
·IDCT 模块仿真分析 | 第67-68页 |
·色彩空间转换模块仿真分析 | 第68-69页 |
·JPEG 解码器顶层仿真分析 | 第69-72页 |
·JPEG 解码器的FPGA 验证 | 第72-78页 |
·本章小结 | 第78-80页 |
6 工作总结与展望 | 第80-82页 |
·工作总结 | 第80页 |
·存在的问题与展望 | 第80-82页 |
致谢 | 第82-84页 |
参考文献 | 第84-88页 |
附录 作者在攻读硕士学位期间发表的论文目录 | 第88页 |