基于压控振荡器的10位ADC设计
摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
第1章 绪论 | 第8-14页 |
1.1 研究背景和意义 | 第8-9页 |
1.2 国内外发展现状 | 第9-11页 |
1.3 论文的任务和结构 | 第11-14页 |
第2章 传统ADC概述 | 第14-22页 |
2.1 ADC性能指标 | 第14-17页 |
2.1.1 静态性能参数 | 第14-16页 |
2.1.2 动态性能参数 | 第16-17页 |
2.2 传统ADC的主要类型 | 第17-21页 |
2.3 本章小结 | 第21-22页 |
第3章 压控振荡器型ADC电路设计 | 第22-52页 |
3.1 模拟-时间-数字型ADC结构和原理 | 第22-30页 |
3.1.1 模拟/时间转换电路及分类 | 第23-27页 |
3.1.2 时间/数字转换电路 | 第27-29页 |
3.1.3 模拟-时间-数字型ADC结构小结 | 第29-30页 |
3.2 本文ADC的系统方案 | 第30-33页 |
3.2.1 整体结构 | 第30-33页 |
3.2.2 性能指标 | 第33页 |
3.3 模拟/时间转换电路 | 第33-40页 |
3.3.1 本文采用的压控振荡器结构 | 第33-36页 |
3.3.2 压控振荡器的非理想因素 | 第36-38页 |
3.3.3 压控振荡器的一阶噪声整形 | 第38-39页 |
3.3.4 压控振荡器电路仿真 | 第39-40页 |
3.4 时间/数字转换电路 | 第40-43页 |
3.4.1 带复位的加法计数器电路 | 第40-41页 |
3.4.2 寄存器电路 | 第41-42页 |
3.4.3 时间/数字转换电路仿真 | 第42-43页 |
3.5 差分/单端输出转换电路 | 第43-49页 |
3.5.1 二进制减法器电路 | 第44-48页 |
3.5.2 差分/单端输出转换电路仿真 | 第48-49页 |
3.6 本章小结 | 第49-52页 |
第4章 版图设计与系统仿真 | 第52-66页 |
4.1 本文ADC版图设计 | 第52-57页 |
4.1.1 关键模块电路版图 | 第53-56页 |
4.1.2 整体ADC版图 | 第56-57页 |
4.2 本文压控振荡器型ADC系统仿真 | 第57-65页 |
4.2.1 ADC性能指标仿真 | 第57-62页 |
4.2.2 考虑寄生参数的ADC仿真 | 第62-64页 |
4.2.3 性能指标总结和对比 | 第64-65页 |
4.3 本章小结 | 第65-66页 |
第5章 总结与展望 | 第66-68页 |
5.1 工作总结 | 第66-67页 |
5.2 后续工作展望 | 第67-68页 |
参考文献 | 第68-72页 |
攻读硕士期间参与的研究工作及成果 | 第72-74页 |
致谢 | 第74-76页 |