基于FPGA的H.264视频水印技术研究
摘要 | 第1-3页 |
ABSTRACT | 第3-6页 |
1 绪论 | 第6-10页 |
·课题背景与研究意义 | 第6-7页 |
·数字电视版权保护研究现状和发展趋势 | 第7-8页 |
·视频水印技术研究现状和发展趋势 | 第8-10页 |
2 数字电视版权保护与FPGA技术 | 第10-18页 |
·数字电视机顶盒及版权保护系统 | 第10-13页 |
·数字电视系统研究现状 | 第10-11页 |
·数字电视机顶盒研究现状 | 第11-12页 |
·数字电视版权保护系统 | 第12-13页 |
·视频水印技术概述 | 第13-15页 |
·FPGA技术简介 | 第15-18页 |
·FPGA特点 | 第15-16页 |
·硬件描述语言Verilog HDL | 第16-18页 |
3 H.264硬件解码器模块设计与仿真 | 第18-43页 |
·H.264/AVC视频编解码标准简介 | 第18-19页 |
·H.264/AVC解码器关键技术 | 第19-22页 |
·H.264解码关键技术 | 第19-21页 |
·H.264视频解码器结构 | 第21-22页 |
·数据包解析模块 | 第22-26页 |
·熵解码模块 | 第26-33页 |
·固定字长解码和Exo-Golomb解码 | 第26-28页 |
·CAVLC解码器 | 第28-33页 |
·视频帧重建模块 | 第33-39页 |
·帧内预测模块 | 第33-36页 |
·帧间预测 | 第36-39页 |
·视频帧提取模块 | 第39-43页 |
4 基于IDR帧的DCT水印算法 | 第43-55页 |
·水印预处理 | 第43-44页 |
·算法框架 | 第44-45页 |
·水印嵌入和提取 | 第45-47页 |
·水印的嵌入 | 第45-46页 |
·水印的提取 | 第46-47页 |
·仿真结果与分析 | 第47-55页 |
·透明性实验 | 第47-51页 |
·攻击实验 | 第51-55页 |
5 系统仿真与调试 | 第55-69页 |
·视频帧提取模块的仿真与调试 | 第55-57页 |
·基于IDR帧水印嵌入模块的仿真与调试 | 第57-61页 |
·二维DCT的模块设计及仿真 | 第58-60页 |
·二维逆DCT模块设计及仿真 | 第60-61页 |
·H.264视频解码器的仿真与调试 | 第61-64页 |
·系统联调与测试 | 第64-69页 |
6 全文总结 | 第69-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-73页 |