基于NAND Flash的多参数数据记录器的研究与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 1 绪论 | 第9-17页 |
| ·课题研究背景及意义 | 第9-10页 |
| ·国内外发展现状及趋势 | 第10-15页 |
| ·国外发展现状 | 第10-13页 |
| ·国内发展现状 | 第13-14页 |
| ·未来发展趋势 | 第14-15页 |
| ·研究内容与论文安排 | 第15-17页 |
| 2 系统技术指标及总体设计 | 第17-22页 |
| ·系统概述及技术指标 | 第17页 |
| ·系统设计原则及工作模式 | 第17-20页 |
| ·系统总体设计 | 第20-21页 |
| ·系统硬件设计方案 | 第20页 |
| ·FPGA 逻辑设计方案 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 3 系统硬件电路及逻辑设计 | 第22-42页 |
| ·主控 FPGA 选型及设计流程 | 第22-25页 |
| ·主控 FPGA 选型 | 第22-23页 |
| ·FPGA 设计流程 | 第23-25页 |
| ·模拟信号采集模块设计 | 第25-28页 |
| ·模拟信号采集电路设计 | 第25-27页 |
| ·模数转换逻辑设计 | 第27-28页 |
| ·PCM 接收模块设计 | 第28-33页 |
| ·PCM 接收电路设计 | 第28-29页 |
| ·PCM 解码逻辑设计 | 第29-33页 |
| ·图像接收模块设计 | 第33-35页 |
| ·图像接收模块电路设计 | 第33-34页 |
| ·图像接收逻辑设计 | 第34-35页 |
| ·数据存储模块设计 | 第35-39页 |
| ·参数存储容量及速率分析 | 第35-36页 |
| ·存储模块电路设计 | 第36-39页 |
| ·启动指令接收电路及消抖逻辑设计 | 第39-40页 |
| ·启动指令接收电路设计 | 第39-40页 |
| ·消抖逻辑设计 | 第40页 |
| ·本章小结 | 第40-42页 |
| 4 关键技术分析与应用 | 第42-61页 |
| ·多参数数据缓存和编码技术 | 第42-48页 |
| ·多参数数据缓存技术 | 第42-44页 |
| ·多参数数据编码技术 | 第44-48页 |
| ·片外流水线存储技术 | 第48-56页 |
| ·NAND Flash 硬件驱动技术 | 第48-53页 |
| ·片外流水线存储技术 | 第53-56页 |
| ·LVDS 长距离数据传输技术 | 第56-59页 |
| ·LVDS 长距离传输原理 | 第56-58页 |
| ·LVDS 传输方案设计 | 第58-59页 |
| ·本章小结 | 第59-61页 |
| 5 测试与结果分析 | 第61-69页 |
| ·测试方案 | 第61页 |
| ·测试流程及结果分析 | 第61-67页 |
| ·数据分析 | 第62-66页 |
| ·流水线存储验证 | 第66-67页 |
| ·本章小结 | 第67-69页 |
| 6 总结与展望 | 第69-71页 |
| ·全文总结 | 第69页 |
| ·展望 | 第69-71页 |
| 参考文献 | 第71-74页 |
| 附录 | 第74-75页 |
| 攻读硕士学位期间发表的学术论文及所取得的研究成果 | 第75-76页 |
| 致谢 | 第76-77页 |