摘要 | 第1-6页 |
ABSTRACT | 第6-8页 |
目录 | 第8-10页 |
第1章 绪论 | 第10-14页 |
·研究背景及意义 | 第10-11页 |
·研究现状及发展趋势 | 第11-13页 |
·主要研究内容及安排 | 第13-14页 |
·主要研究内容 | 第13页 |
·论文结构安排 | 第13-14页 |
第2章 入侵检测系统与正则表达式匹配 | 第14-28页 |
·入侵检测技术 | 第14-18页 |
·入侵检测技术概述 | 第14-15页 |
·入侵检测系统的分类 | 第15-17页 |
·入侵检测系统的评估 | 第17-18页 |
·正则表达式匹配 | 第18-22页 |
·正则表达式理论 | 第18-19页 |
·基于 NFA 的正则表示匹配 | 第19-20页 |
·基于 DFA 的正则表示匹配 | 第20-21页 |
·NFA 与 DFA 的比较 | 第21-22页 |
·基于 FPGA 的正则表达式匹配 | 第22-26页 |
·基于逻辑电路的正则表达式匹配 | 第22-24页 |
·基于 NFA 的存储器查询匹配 | 第24-26页 |
·基于 DFA 的存储器查询匹配 | 第26页 |
·本章小结 | 第26-28页 |
第3章 基于猜测的多路正则表达式匹配算法设计 | 第28-43页 |
·多路并行匹配算法设计 | 第28-34页 |
·算法思想 | 第28-29页 |
·算法设计 | 第29-30页 |
·最优起始状态的选取 | 第30-32页 |
·准确性修正 | 第32-33页 |
·算法的性能分析 | 第33-34页 |
·多路并行匹配算法在 FPGA 上的设计及实现 | 第34-40页 |
·设计分析 | 第34-36页 |
·算法整体结构设计 | 第36-37页 |
·单路匹配模块设计 | 第37-38页 |
·验证匹配模块设计 | 第38-40页 |
·测试与分析 | 第40-42页 |
·性能评估 | 第40-41页 |
·实验结果与分析 | 第41-42页 |
·本章小结 | 第42-43页 |
第4章 基于 FPGA 的正则表达式匹配引擎设计及实现 | 第43-65页 |
·设计分析 | 第43-44页 |
·基于 FPGA 的 Bloom Filter 研究 | 第44-47页 |
·Bloom Filter 的基本原理 | 第44-45页 |
·基于 FPGA 的 Bloom Filter 优化 | 第45-47页 |
·状态转移边优化方法设计 | 第47-50页 |
·D2FA 算法 | 第47-48页 |
·“失效状态”的概念 | 第48-49页 |
·合并方法 | 第49-50页 |
·基于 FPGA 的正则表达式匹配引擎设计 | 第50-60页 |
·系统架构 | 第50-52页 |
·数据缓存模块设计 | 第52-54页 |
·Bloom Filter 模块设计 | 第54-56页 |
·SDRAM 接口设计及扩展 | 第56-59页 |
·状态信息的存储及查询 | 第59-60页 |
·系统测试与分析 | 第60-63页 |
·性能评估 | 第60-61页 |
·测试与分析 | 第61-63页 |
·本章小结 | 第63-65页 |
第5章 总结与展望 | 第65-67页 |
·论文总结 | 第65-66页 |
·课题展望 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-72页 |
附录 | 第72-73页 |
详细摘要 | 第73-76页 |