| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-13页 |
| ·课题背景 | 第8-9页 |
| ·双控制器磁盘阵列介绍 | 第9-10页 |
| ·高速传输通道的发展概况 | 第10-12页 |
| ·本文研究的内容和组织 | 第12-13页 |
| 2 双控制器磁盘阵列系统设计 | 第13-17页 |
| ·双控制器磁盘阵列的架构 | 第13-15页 |
| ·数据同步通道的层次 | 第15-16页 |
| ·本章小结 | 第16-17页 |
| 3 数据同步通道中的高速传输方案设计 | 第17-31页 |
| ·总体通信架构 | 第17-19页 |
| ·数据同步通道中的多线程技术 | 第19-22页 |
| ·缓冲区结构与锁的粒度 | 第22-25页 |
| ·数据同步通道中的锁机制 | 第25-27页 |
| ·I/O 复用技术 | 第27-29页 |
| ·本章小结 | 第29-31页 |
| 4 实现方案 | 第31-43页 |
| ·万兆以太网通道方案 | 第31-35页 |
| ·PCIe 通道方案 | 第35-42页 |
| ·本章小结 | 第42-43页 |
| 5 性能测试与评估 | 第43-53页 |
| ·测试平台 | 第43-44页 |
| ·通道性能测试 | 第44-48页 |
| ·模拟应用性能测试 | 第48-52页 |
| ·本章小结 | 第52-53页 |
| 6 全文总结 | 第53-54页 |
| 致谢 | 第54-55页 |
| 参考文献 | 第55-57页 |