| 摘要 | 第1-9页 |
| Abstract | 第9-10页 |
| 第1章 绪论 | 第10-13页 |
| ·研究动机及意义 | 第10-11页 |
| ·研究动机 | 第10-11页 |
| ·研究意义 | 第11页 |
| ·课题的研究内容及创新点 | 第11-12页 |
| ·研究内容 | 第11页 |
| ·本文的创新点 | 第11-12页 |
| ·论文结构安排 | 第12-13页 |
| 第2章 置换操作及实现研究 | 第13-18页 |
| ·分组密码处理中的置换操作 | 第13-14页 |
| ·分组密码算法 | 第13-14页 |
| ·分组密码算法中的置换操作研究 | 第14页 |
| ·通用处理器置换操作实现研究 | 第14-16页 |
| ·国内外研究现状 | 第16-17页 |
| ·本章小结 | 第17-18页 |
| 第3章 RISC处理器扩展比特置换指令研究 | 第18-34页 |
| ·RISC结构处理器研究 | 第18-19页 |
| ·LPS网络 | 第19-23页 |
| ·LPS网络 | 第19-20页 |
| ·LPS网络路由算法 | 第20-23页 |
| ·基本比特置换指令 | 第23-29页 |
| ·指令设计 | 第23-25页 |
| ·硬件实现和性能分析 | 第25-26页 |
| ·可扩展性研究 | 第26-29页 |
| ·特殊比特置换指令 | 第29-33页 |
| ·指令设计 | 第30-32页 |
| ·硬件实现和性能分析 | 第32-33页 |
| ·本章小结 | 第33-34页 |
| 第4章 VLIW结构密码处理器专用比特置换指令设计 | 第34-52页 |
| ·VLIW结构处理器 | 第34-36页 |
| ·VLIW结构处理器 | 第34-35页 |
| ·VLIW结构分组密码协处理器 | 第35-36页 |
| ·比特置换网络 | 第36-40页 |
| ·基于Batcher网络的比特置换网络 | 第36-37页 |
| ·基于Benes网络的比特置换网络 | 第37-40页 |
| ·指令设计 | 第40-44页 |
| ·128×128置换指令 | 第41页 |
| ·64×64置换指令 | 第41-42页 |
| ·32×32置换指令 | 第42-43页 |
| ·置换配置指令 | 第43页 |
| ·前后异或指令 | 第43-44页 |
| ·硬件电路设计 | 第44-49页 |
| ·总体电路描述 | 第44-45页 |
| ·比特置换网络电路结构 | 第45-46页 |
| ·静态配置寄存器堆电路 | 第46-48页 |
| ·配置数据选择模块 | 第48页 |
| ·前后异或模块 | 第48-49页 |
| ·实现结果 | 第49页 |
| ·短字置换 | 第49-51页 |
| ·本章小结 | 第51-52页 |
| 第5章 总结与展望 | 第52-54页 |
| ·总结 | 第52页 |
| ·展望 | 第52-54页 |
| 参考文献 | 第54-57页 |
| 作者简历 攻读硕士学位期间完成的主要工作 | 第57-58页 |
| 致谢 | 第58页 |