| 摘要 | 第1-5页 |
| ABSTRACT | 第5-7页 |
| 目录 | 第7-9页 |
| 第一章 绪论 | 第9-14页 |
| ·研究背景及意义 | 第9-11页 |
| ·宽带数字信道化接收技术研究动态 | 第11-12页 |
| ·本文的研究工作与内容安排 | 第12-14页 |
| 第二章 数字信道化理论研究和相位编码信号分析 | 第14-30页 |
| ·概述 | 第14页 |
| ·数字信道化理论 | 第14-23页 |
| ·信道划分 | 第14-15页 |
| ·数字信道化与数字正交下变频 | 第15-19页 |
| ·数字信道化与短时傅立叶变换 | 第19-21页 |
| ·数字信道化高效结构 | 第21-23页 |
| ·相位编码信号 | 第23-28页 |
| ·相位编码信号分析 | 第23-26页 |
| ·常见雷达二相编码信号分析 | 第26-28页 |
| ·信道化接收宽带相位编码信号的难点 | 第28-29页 |
| ·小结 | 第29-30页 |
| 第三章 宽带相位编码信号数字信道化接收技术研究 | 第30-55页 |
| ·概述 | 第30页 |
| ·数字信道化接收方案设计 | 第30-33页 |
| ·单级数字信道化方案 | 第31页 |
| ·逐级数字信道化方案 | 第31-33页 |
| ·数字信道化关键模块设计 | 第33-46页 |
| ·多相滤波器组设计 | 第33-37页 |
| ·FFT模块设计 | 第37-41页 |
| ·信道检测模块设计 | 第41-46页 |
| ·跨信道信号的处理 | 第46-51页 |
| ·系统仿真 | 第51-54页 |
| ·单级信道化方案仿真 | 第51-52页 |
| ·逐级信道化方案仿真 | 第52-54页 |
| ·方案性能分析 | 第54页 |
| ·小结 | 第54-55页 |
| 第四章 宽带相位编码信号数字信道化接收硬件实现研究 | 第55-66页 |
| ·概述 | 第55页 |
| ·硬件方案 | 第55-56页 |
| ·关键模块FPGA设计及仿真 | 第56-62页 |
| ·多相滤波器组的FPGA设计 | 第56-58页 |
| ·FFT模块的FPGA设计 | 第58-61页 |
| ·检测模块 | 第61-62页 |
| ·电路设计 | 第62-65页 |
| ·高速ADC电路设计 | 第62-64页 |
| ·数字信道化电路板设计 | 第64页 |
| ·高速数据传输 | 第64-65页 |
| ·小结 | 第65-66页 |
| 第五章 结论 | 第66-68页 |
| 参考文献 | 第68-70页 |
| 附录 | 第70-73页 |
| 致谢 | 第73-74页 |
| 在学期间的研究成果 | 第74页 |