首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--总线、通道论文

SoC架构下片上总线的研究与设计

摘要第1-5页
Abstract第5-11页
第1章 绪论第11-17页
   ·课题研究背景介绍第11-14页
     ·SoC 设计介绍第11-12页
     ·总线背景介绍第12-14页
   ·课题研究意义及内容第14-15页
     ·课题研究意义第14-15页
     ·课题研究内容第15页
   ·论文组织结构第15-16页
   ·本章小结第16-17页
第2章 典型 SoC 系统架构组成及主要片上总线结构第17-29页
   ·典型 SoC 系统设计原则第17-18页
   ·典型 SoC 设计架构组成第18-27页
     ·基于Wishbone 总线和8051 内核的SoC 设计第19-21页
     ·基于AMBA 总线和ARM 内核的SoC 设计第21-25页
     ·适用于SoC 的X-Bus 总线第25-27页
   ·常见视频解码 SoC 解决方案第27页
   ·本章小结第27-29页
第3章 HDTV SoC 系统总线架构方案第29-45页
   ·HDTV SoC 系统架构分析第29-33页
     ·HDTV SoC 系统 CPU 的选型第30-32页
     ·HDTV SoC 系统双核 CPU 架构方案第32-33页
   ·基于 X-Bus 总线的 HDTV SoC 系统设计第33-36页
     ·用于HDTV SoC 的X-Bus 总线第34页
     ·HDTV SoC 系统总线解决方案第34-36页
   ·多核系统中 X-Bus 的解决方案第36-44页
     ·多核架构系统的研究第37-38页
     ·多核系统设计中的几个关键问题第38-41页
     ·HDTV SoC 的双核架构解决方案第41-44页
   ·本章小结第44-45页
第4章 基于 X-Bus 的HDTV SoC 架构设计第45-63页
   ·MIPS EC 接口及与X-Bus 的连通第45-49页
     ·MIPS 的 EC 接口第45-47页
     ·EC 接口与 X-Bus 的连通第47-49页
   ·X-Bus 总线性能优化方法第49-53页
     ·关键路径的时序性能优化方法第49-51页
     ·适用于X-Bus 总线的时序性能优化方法第51-53页
   ·HDTV SoC 系统中X-Bus 的性能优化效果第53-60页
     ·HDTV SoC 系统中的时序关键路径第54-57页
     ·SoC 芯片中关键路径的优化方法第57-59页
     ·HDTV SoC 系统关键路径优化结果第59-60页
   ·HDTV SoC 系统实现结果第60-62页
   ·本章小结第62-63页
第5章 总结与展望第63-65页
   ·本文总结第63-64页
   ·后续展望第64-65页
参考文献第65-67页
附录缩略语第67-68页
致谢第68-69页
攻读硕士期间发表论文第69-72页
答辩决议书第72页

论文共72页,点击 下载论文
上一篇:通信信号自动调制识别的研究
下一篇:分布式MIMO-OFDM的功率分配与自适应调制技术