| 摘要 | 第1-5页 | 
| Abstract | 第5-11页 | 
| 第1章 绪论 | 第11-17页 | 
| ·课题研究背景介绍 | 第11-14页 | 
| ·SoC 设计介绍 | 第11-12页 | 
| ·总线背景介绍 | 第12-14页 | 
| ·课题研究意义及内容 | 第14-15页 | 
| ·课题研究意义 | 第14-15页 | 
| ·课题研究内容 | 第15页 | 
| ·论文组织结构 | 第15-16页 | 
| ·本章小结 | 第16-17页 | 
| 第2章 典型 SoC 系统架构组成及主要片上总线结构 | 第17-29页 | 
| ·典型 SoC 系统设计原则 | 第17-18页 | 
| ·典型 SoC 设计架构组成 | 第18-27页 | 
| ·基于Wishbone 总线和8051 内核的SoC 设计 | 第19-21页 | 
| ·基于AMBA 总线和ARM 内核的SoC 设计 | 第21-25页 | 
| ·适用于SoC 的X-Bus 总线 | 第25-27页 | 
| ·常见视频解码 SoC 解决方案 | 第27页 | 
| ·本章小结 | 第27-29页 | 
| 第3章 HDTV SoC 系统总线架构方案 | 第29-45页 | 
| ·HDTV SoC 系统架构分析 | 第29-33页 | 
| ·HDTV SoC 系统 CPU 的选型 | 第30-32页 | 
| ·HDTV SoC 系统双核 CPU 架构方案 | 第32-33页 | 
| ·基于 X-Bus 总线的 HDTV SoC 系统设计 | 第33-36页 | 
| ·用于HDTV SoC 的X-Bus 总线 | 第34页 | 
| ·HDTV SoC 系统总线解决方案 | 第34-36页 | 
| ·多核系统中 X-Bus 的解决方案 | 第36-44页 | 
| ·多核架构系统的研究 | 第37-38页 | 
| ·多核系统设计中的几个关键问题 | 第38-41页 | 
| ·HDTV SoC 的双核架构解决方案 | 第41-44页 | 
| ·本章小结 | 第44-45页 | 
| 第4章 基于 X-Bus 的HDTV SoC 架构设计 | 第45-63页 | 
| ·MIPS EC 接口及与X-Bus 的连通 | 第45-49页 | 
| ·MIPS 的 EC 接口 | 第45-47页 | 
| ·EC 接口与 X-Bus 的连通 | 第47-49页 | 
| ·X-Bus 总线性能优化方法 | 第49-53页 | 
| ·关键路径的时序性能优化方法 | 第49-51页 | 
| ·适用于X-Bus 总线的时序性能优化方法 | 第51-53页 | 
| ·HDTV SoC 系统中X-Bus 的性能优化效果 | 第53-60页 | 
| ·HDTV SoC 系统中的时序关键路径 | 第54-57页 | 
| ·SoC 芯片中关键路径的优化方法 | 第57-59页 | 
| ·HDTV SoC 系统关键路径优化结果 | 第59-60页 | 
| ·HDTV SoC 系统实现结果 | 第60-62页 | 
| ·本章小结 | 第62-63页 | 
| 第5章 总结与展望 | 第63-65页 | 
| ·本文总结 | 第63-64页 | 
| ·后续展望 | 第64-65页 | 
| 参考文献 | 第65-67页 | 
| 附录缩略语 | 第67-68页 | 
| 致谢 | 第68-69页 | 
| 攻读硕士期间发表论文 | 第69-72页 | 
| 答辩决议书 | 第72页 |