八位微处理器IP核设计与研究
摘要 | 第1-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-9页 |
1.1 研究的背景和意义 | 第7页 |
1.2 本人的主要工作 | 第7-8页 |
1.3 论文的内容安排 | 第8-9页 |
第二章 IP核通用设计方法概论 | 第9-13页 |
2.1 IP核简介 | 第9-10页 |
2.2 通用的设计方法 | 第10-11页 |
2.3 硬件描述语言VHDL | 第11页 |
2.4 使用工具介绍 | 第11-12页 |
2.5 小结 | 第12-13页 |
第三章 微处理器核总体结构设计 | 第13-20页 |
3.1 常用的八位MCU分析 | 第13-15页 |
3.2 微处理器总体设计 | 第15-19页 |
3.2.1 总体设计方案的拟定 | 第15页 |
3.2.2 微处理器内部结构设计 | 第15-17页 |
3.2.3 微处理器外部接口设计 | 第17-18页 |
3.2.4 部分外围模块的设计 | 第18页 |
3.2.5 系统供电方案设计 | 第18-19页 |
3.3 小结 | 第19-20页 |
第四章 微控制器核内部具体设计 | 第20-48页 |
4.1 数据通路的设计 | 第20-29页 |
4.1.1 ALU的设计 | 第20-27页 |
4.1.2 存储器与特殊功能寄存器设计 | 第27-29页 |
4.2 控制通路的设计 | 第29-40页 |
4.2.1 指令系统分析 | 第29-31页 |
4.2.2 指令译码器设计 | 第31-33页 |
4.2.3 中断系统设计 | 第33-34页 |
4.2.4 控制器模块设计 | 第34-40页 |
4.3 部分外围模块的设计 | 第40-46页 |
4.3.1 定时/计数器模块的设计 | 第40-45页 |
4.3.2 串口模块的设计 | 第45-46页 |
4.4 小结 | 第46-48页 |
第五章 系统综合、仿真验证与性能分析 | 第48-60页 |
5.1 仿真验证 | 第48-55页 |
5.2 综合与实现 | 第55-57页 |
5.3 性能分析 | 第57-59页 |
5.4 小结 | 第59-60页 |
第六章 工作小结及展望 | 第60-61页 |
6.1 工作小结 | 第60页 |
6.2 改进与展望 | 第60-61页 |
参考文献 | 第61-63页 |
研究生期间撰写的论文 | 第63-64页 |
致谢 | 第64-65页 |