数字相关器同步检测算法及FPGA实现
摘要 | 第1-5页 |
ABSTRACT | 第5-7页 |
目录 | 第7-10页 |
第一章 引言 | 第10-13页 |
·课题概述 | 第10页 |
·课题的来源与目标 | 第10页 |
·论文的主要内容 | 第10-11页 |
·本人完成的工作以及论文的安排 | 第11-13页 |
第二章 研究背景介绍 | 第13-27页 |
·数字接收机的结构 | 第13-14页 |
·软件无线电概念[1] | 第13页 |
·数字接收机的结构 | 第13-14页 |
·扩频通信[7][8][13] | 第14-20页 |
·扩频通信的基本概念 | 第14-15页 |
·扩频通信的同步[16][17][18] | 第15-20页 |
·中频信号帧结构 | 第20-21页 |
·MSK 信号及其特点 | 第21-22页 |
·MSK 信号的解调 | 第22-26页 |
·正交解调法 | 第22-23页 |
·差分解调法[3] | 第23-26页 |
本章小结 | 第26-27页 |
第三章 同步检测算法设计 | 第27-53页 |
·帧头检测算法设计 | 第27-33页 |
·单脉冲头检测算法及性能分析 | 第27-28页 |
·多脉冲头联合检测算法及性能分析 | 第28-30页 |
·多脉冲头联合相关检测算法及性能分析 | 第30-33页 |
·信号包络检测算法设计[12] | 第33-47页 |
·中频信号幅值的分布特性 | 第34-35页 |
·直接过门限法性能分析 | 第35-36页 |
·多个样值累加法性能分析 | 第36-39页 |
·加正负矩形窗方法及其性能分析 | 第39-44页 |
·加窗法在实际运用中需要考虑的问题 | 第44-47页 |
·单频干扰的消除 | 第47-49页 |
·位同步的获取 | 第49-51页 |
·最佳判决点搜索方法 | 第51-52页 |
本章小结 | 第52-53页 |
第四章 同步检测算法的FPGA 实现 | 第53-64页 |
·脉冲头检测算法的实现 | 第53-57页 |
·脉冲头信息相关运算电路原理 | 第53-54页 |
·移位寄存器的实现 | 第54-55页 |
·相关峰检出的实现 | 第55-57页 |
·信号包络检测的实现 | 第57-61页 |
·信号包络匹配的实现 | 第57-59页 |
·逐10 点差分并2 比特量化的实现 | 第59-60页 |
·二次匹配的实现 | 第60-61页 |
·单频干扰消除的实现 | 第61-62页 |
·粗同步信息仲裁的实现 | 第62-63页 |
本章小结 | 第63-64页 |
第五章 同步检测算法的FPGA 验证与测试 | 第64-81页 |
·同步检测算法验证平台的设计 | 第64-72页 |
·验证平台的结构设计 | 第64-67页 |
·验证平台接口电路的设计 | 第67-71页 |
·验证平台的改进 | 第71-72页 |
·同步检测算法的验证方案 | 第72-74页 |
·同步检测电路的性能测试 | 第74-80页 |
·测试内容与测试平台的设计 | 第74-76页 |
·性能指标的测试 | 第76-80页 |
本章小结 | 第80-81页 |
第六章 总结与展望 | 第81-82页 |
·现有工作的总结 | 第81页 |
·对未来工作的展望 | 第81-82页 |
参考文献 | 第82-84页 |
致谢 | 第84-85页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第85页 |
1. 个人简历 | 第85页 |
2. 获奖情况 | 第85页 |
3. 研究成果 | 第85页 |