第1章 引言 | 第1-10页 |
·ABS简介 | 第7-8页 |
·课题的目的和意义 | 第8-9页 |
·课题的主要内容 | 第9-10页 |
第2章 ABS开发装置的硬件电路设计 | 第10-52页 |
·硬件实现方案 | 第10-13页 |
·ABS开发装置的硬件系统 | 第10-11页 |
·开发装置的程序及数据存储器 | 第11-12页 |
·开发装置与主控计算机的通讯 | 第12-13页 |
·硬件电路设计 | 第13-44页 |
·仿真单片机的选择 | 第15-17页 |
·双口RAM的选择 | 第17-21页 |
·主控计算机与双口RAM间的通讯接口电路 | 第21-31页 |
·并口模式选择 | 第21-27页 |
·并口通讯接口电路 | 第27-31页 |
·双口RAM与单片机间的通讯接口电路 | 第31-37页 |
·单片机C164CI与双口RAM IDT70261的接口电路 | 第32-33页 |
·P0口的重建电路 | 第33-34页 |
·单片机C164CI的启动管脚配置 | 第34-37页 |
·电源电路 | 第37-38页 |
·C164CI的复位电路与晶振电路 | 第38-42页 |
·复位电路 | 第38-41页 |
·晶振电路 | 第41-42页 |
·开发装置硬件电路图 | 第42-44页 |
·用CPLD实现并行通讯功能的改进电路 | 第44-51页 |
·可编程逻辑器件的结构与功能 | 第44-48页 |
·用CPLD实现的并行通讯电路 | 第48-49页 |
·改进后的ABS开发装置电路原理图 | 第49-51页 |
·开发装置电路板(PCB)的设计 | 第51-52页 |
第3章 ABS开发装置的软件设计 | 第52-70页 |
·EPP编程方法 | 第53-55页 |
·软件开发环境的建立 | 第55-62页 |
·主窗体 | 第56-58页 |
·数据采集地址设定窗体 | 第58-59页 |
·工作曲线显示窗体 | 第59-60页 |
·存储器显示窗体 | 第60-61页 |
·定义模块 | 第61-62页 |
·输入输出模块 | 第62页 |
·CPLD的编程设计 | 第62-70页 |
·Maxplus II简介 | 第63-64页 |
·实现并口通讯功能的CPLD设计 | 第64-70页 |
第4章 ABS开发装置的软硬件调试及结果分析 | 第70-79页 |
·并口与双口RAM间数据通讯的调试 | 第70-76页 |
·自举装载简介 | 第71-74页 |
·调试过程及结果分析 | 第74-76页 |
·单片机C164CI与双口RAM间数据通讯的调试 | 第76-77页 |
·实车调试 | 第77-79页 |
第5章 结论 | 第79-81页 |
参考文献 | 第81-84页 |
致谢、声明 | 第84-85页 |
附录 硬件电路板 | 第85-87页 |
个人简历 | 第87页 |