摘要 | 第1-6页 |
Abstract | 第6-12页 |
第1章 绪论 | 第12-20页 |
·摄像机的发展 | 第12-14页 |
·全景摄像机的发展和研究现状 | 第14-16页 |
·图像处理系统的发展与研究现状 | 第16-17页 |
·课题研究的意义和研究价值 | 第17-20页 |
·课题的理论意义 | 第17页 |
·课题的研究价值 | 第17-18页 |
·主要研究的内容 | 第18-20页 |
第2章 全景摄像机系统总体设计 | 第20-30页 |
·设计任务具体要求 | 第20页 |
·全景摄像机机械单元设计 | 第20-22页 |
·全景摄像机控制方案设计 | 第22-26页 |
·DSP芯片的选型 | 第23-24页 |
·系统接口方案论证 | 第24-26页 |
·全景摄像机系统单元设计 | 第26-30页 |
·摄像头单元 | 第26-27页 |
·系统整合单元 | 第27页 |
·数据压缩处理单元 | 第27-28页 |
·数据传输单元 | 第28页 |
·电源单元 | 第28页 |
·外部存储单元 | 第28-30页 |
第3章 全景摄像机图像压缩系统的硬件设计与实现 | 第30-50页 |
·引言 | 第30页 |
·TMS320DM642的结构和内部功能模块 | 第30-37页 |
·TMS320DM642简介 | 第30页 |
·TMS320DM642结构 | 第30-32页 |
·中央处理器(CPU) | 第32页 |
·TMS320DM642 Cache结构 | 第32-33页 |
·视频端口 | 第33-34页 |
·外部存储器接口EMIF | 第34页 |
·EDMA | 第34-35页 |
·PCI接口 | 第35-36页 |
·EEPROM接口 | 第36-37页 |
·通用I/O端口GPIO | 第37页 |
·TMS320DM642外围电路设计 | 第37-47页 |
·电源设计 | 第37-39页 |
·复位电路设计 | 第39-40页 |
·时钟输入电路设计 | 第40页 |
·JPEG调试模块设计 | 第40-41页 |
·外部存储器SDRAM电路设计 | 第41-44页 |
·Flash电路模块设计 | 第44-45页 |
·DSP与FPGA通讯模块设计 | 第45-47页 |
·系统硬件设计的难点及关键技术 | 第47-50页 |
第4章 全景摄像机图像压缩系统的软件设计与实现 | 第50-66页 |
·软件编译环境CCS简介 | 第50-51页 |
·DSP/BIOS实时操作系统 | 第51-55页 |
·DSP/BIOS结构和API模块 | 第52页 |
·CSL(chip support library)芯片支持库 | 第52页 |
·GIO模块 | 第52页 |
·TASK模块 | 第52页 |
·SCOM模块 | 第52-53页 |
·LOG模块 | 第53页 |
·MBX模块 | 第53-54页 |
·DSP/BIOS的线程 | 第54页 |
·DSP/BIOS的启动序列 | 第54-55页 |
·DSP/BIOS程序开发过程 | 第55页 |
·系统软件主程序 | 第55-56页 |
·系统驱动 | 第56-61页 |
·视频信号接收驱动 | 第57-60页 |
·PCI驱动 | 第60-61页 |
·图像处理子程序 | 第61-62页 |
·程序的引导和烧写 | 第62-66页 |
·DM642的引导方式 | 第62-64页 |
·FLASH烧写 | 第64-66页 |
第5章 基于JPEG压缩算法的设计与实现 | 第66-80页 |
·多媒体数据压缩技术及相关标准 | 第66页 |
·JPEG图像压缩标准 | 第66-74页 |
·JPEG标准概述 | 第66-67页 |
·JPEG压缩特点 | 第67页 |
·JPEG压缩原理及过程 | 第67-74页 |
·JPEG压缩算法DSP上的实现 | 第74-75页 |
·JPEG算法在DSP上的优化 | 第75-78页 |
·调整程序结构 | 第75-76页 |
·使用合适的编译参数 | 第76-77页 |
·HUFFMAN编码的并行操作 | 第77页 |
·优化结果分析 | 第77-78页 |
·压缩图像实验结果与分析 | 第78-80页 |
·图像质量分析 | 第78-79页 |
·压缩系统性能分析 | 第79-80页 |
第6章 总结与展望 | 第80-82页 |
参考文献 | 第82-86页 |
致谢 | 第86-88页 |
攻读硕士学位期间获奖情况 | 第88-90页 |
作者简介 | 第90页 |