高速磁浮列车间隙检测信号的数字滤波器设计与实现
摘要 | 第1-7页 |
Abstract | 第7-10页 |
第1章 绪论 | 第10-17页 |
·常导高速磁悬浮列车的原理 | 第10-12页 |
·常导高速磁悬浮列车间隙传感器特点 | 第12-14页 |
·间隙传感器的基本工作原理 | 第12-13页 |
·间隙传感器的电磁干扰问题 | 第13-14页 |
·数字信号处理实现与FPGA技术 | 第14-15页 |
·课题的研究内容及论文构成 | 第15-17页 |
第2章 数字滤波器设计 | 第17-32页 |
·数字滤波器概述 | 第17-18页 |
·FIR滤波器的实现结构 | 第18-22页 |
·FIR滤波器的理论 | 第18-19页 |
·FIR滤波器的实现结构 | 第19-22页 |
·数字滤波器设计规范 | 第22-27页 |
·滤波器的性能要求及结构选择 | 第23页 |
·系数的计算方法 | 第23-26页 |
·系数的量化 | 第26-27页 |
·FIR数字滤波器设计 | 第27-31页 |
·设计指标要求 | 第27-28页 |
·滤波器设计 | 第28-31页 |
·本章小结 | 第31-32页 |
第3章 分布式算法及硬件电路 | 第32-46页 |
·分布式算法原理 | 第32-38页 |
·分布式算法基础 | 第32-36页 |
·改进的DA解决方案 | 第36-38页 |
·FIR滤波器硬件电路 | 第38-44页 |
·FPGA简介 | 第38-41页 |
·信号传输电路 | 第41-42页 |
·D/A转换电路 | 第42-43页 |
·系统电源构成 | 第43-44页 |
·FIR的设计流程 | 第44-45页 |
·本章小结 | 第45-46页 |
第4章 FIR滤波器的软件设计 | 第46-61页 |
·Verilog-HDL语言及开发工具简介 | 第46-47页 |
·滤波器各功能模块的设计实现 | 第47-55页 |
·输入模块 | 第49-50页 |
·DA算法模块 | 第50-54页 |
·控制器模块 | 第54-55页 |
·其它模块的设计实现 | 第55-57页 |
·基于FPGA的综合与仿真 | 第57-59页 |
·本章小结 | 第59-61页 |
第5章 FIR滤波器的测试与验证 | 第61-66页 |
·FIR滤波器测试平台 | 第61-62页 |
·试验结果及分析 | 第62-64页 |
·系统的特点 | 第64-65页 |
·本章小结 | 第65-66页 |
结论 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-71页 |
攻读硕士学位期间发表的论文 | 第71页 |