基于Sil3124的磁盘阵列管理的研究
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第1章 绪论 | 第9-16页 |
| ·论文背景 | 第9页 |
| ·IO总线的发展 | 第9-11页 |
| ·ATA协议的发展 | 第11-12页 |
| ·论文的研究内容 | 第12-16页 |
| 第2章 PCI-X总线 | 第16-26页 |
| ·PCI-X总线信号定义 | 第16页 |
| ·PCI-X总线命令 | 第16-19页 |
| ·地址和属性相位 | 第19-22页 |
| ·PCI-X主要时序 | 第22-25页 |
| ·突发(Burst)传输时序 | 第22-23页 |
| ·双字(DWORD)传输时序 | 第23-24页 |
| ·奇偶检测 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第3章 ATA协议简介 | 第26-36页 |
| ·ATA信号 | 第26-27页 |
| ·IDE控制器的寄存器 | 第27-31页 |
| ·命令协议 | 第31-35页 |
| ·Non-Data命令协议 | 第31页 |
| ·PIO data-in命令协议 | 第31-33页 |
| ·PIO data-out命令协议 | 第33-35页 |
| ·本章小结 | 第35-36页 |
| 第4章 系统软件的设计 | 第36-67页 |
| ·系统软件功能介绍 | 第36页 |
| ·系统工作流程图 | 第36-37页 |
| ·FPGA程序设计 | 第37-55页 |
| ·程序设计的语言与工具 | 第37-38页 |
| ·FPGA内部模块框图 | 第38-41页 |
| ·接口逻辑 | 第41-44页 |
| ·PCI-X控制器 | 第44-50页 |
| ·IDE控制器 | 第50-55页 |
| ·ARM程序设计 | 第55-63页 |
| ·Sil3124的命令执行机制 | 第55-57页 |
| ·Sil3124命令的数据结构 | 第57-60页 |
| ·Sil3124的初始化 | 第60页 |
| ·ARM程序功能模块 | 第60-62页 |
| ·ARM程序流程 | 第62-63页 |
| ·实际测量结果 | 第63-66页 |
| ·存储器突发传输实测图 | 第63-64页 |
| ·IDENTIFY DEVICE命令执行结果 | 第64-65页 |
| ·测量磁盘介质的平均存储速率 | 第65-66页 |
| ·本章小结 | 第66-67页 |
| 结论 | 第67-68页 |
| 参考文献 | 第68-71页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第71-72页 |
| 致谢 | 第72页 |