示波器数据处理方法研究及其逻辑电路实现
| 摘要 | 第5-6页 |
| abstract | 第6-7页 |
| 第一章 绪论 | 第10-14页 |
| 1.1 课题研究背景与意义 | 第10-11页 |
| 1.2 国内外发展趋势与现状 | 第11-13页 |
| 1.3 课题任务与本文主要工作 | 第13-14页 |
| 第二章 硬件系统总体设计 | 第14-20页 |
| 2.1 总体设计 | 第14-15页 |
| 2.2 数据与触发同步设计 | 第15-17页 |
| 2.3 硬件插值模块设计 | 第17-18页 |
| 2.4 通道带宽平坦度补偿设计 | 第18-19页 |
| 2.5 本章小结 | 第19-20页 |
| 第三章 数据与触发同步设计 | 第20-38页 |
| 3.1 示波器通道触发电路设计 | 第22-26页 |
| 3.1.1 通道触发设计 | 第22-24页 |
| 3.1.2 触发解串采样器设计 | 第24-26页 |
| 3.2 示波器通道数据同步 | 第26-35页 |
| 3.2.1 ADC数据接收同步 | 第27-31页 |
| 3.2.2 触发解串数据接收机制 | 第31-35页 |
| 3.3 测试结果及分析 | 第35-36页 |
| 3.4 本章小结 | 第36-38页 |
| 第四章 硬件插值模块设计 | 第38-59页 |
| 4.1 示波器中插值及滤波原理 | 第39-42页 |
| 4.2 插值方法分析 | 第42-48页 |
| 4.2.1 整数倍插零值 | 第43-44页 |
| 4.2.2 线性和正弦插值 | 第44-46页 |
| 4.2.3 插值方法对比 | 第46-48页 |
| 4.3 示波器插值模块的实现 | 第48-56页 |
| 4.3.1 插值器实现 | 第49-50页 |
| 4.3.2 低通滤波器设计 | 第50-56页 |
| 4.4 测试结果及分析 | 第56-58页 |
| 4.5 本章小结 | 第58-59页 |
| 第五章 通道带宽平坦度补偿设计 | 第59-79页 |
| 5.1 通道幅频曲线获取 | 第61-64页 |
| 5.1.1 伪随机序列方式 | 第61-63页 |
| 5.1.2 扫频方式 | 第63-64页 |
| 5.2 补偿滤波器设计 | 第64-73页 |
| 5.3 带宽补偿模块的实现 | 第73-75页 |
| 5.4 测试结果及分析 | 第75-78页 |
| 5.5 本章小结 | 第78-79页 |
| 第六章 结束语 | 第79-81页 |
| 6.1 本课题主要贡献 | 第79页 |
| 6.2 工作展望 | 第79-81页 |
| 致谢 | 第81-82页 |
| 参考文献 | 第82-84页 |
| 攻硕期间研究成果 | 第84-85页 |
| 附录 | 第85页 |