基于Hi3515的视频传输终端的设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第11-17页 |
1.1 课题的研究意义 | 第11-12页 |
1.2 课题的研究现状 | 第12-14页 |
1.2.1 视频编码以及TS流的发展现状 | 第12-13页 |
1.2.2 无线视频传输的发展现状 | 第13-14页 |
1.3 论文的研究内容和结构安排 | 第14-17页 |
1.3.1 研究内容 | 第14-15页 |
1.3.2 结构安排 | 第15-17页 |
第二章 Hi3515的开发及视频编码 | 第17-31页 |
2.1 ARM Linux开发环境的建立 | 第18-20页 |
2.1.1 交叉编译环境的建立 | 第18-19页 |
2.1.2 NFS网络文件系统的建立 | 第19-20页 |
2.2 Bootloader的使用 | 第20-22页 |
2.3 Linux内核及根文件系统 | 第22-24页 |
2.3.1 Linux内核配置与编译 | 第22页 |
2.3.2 Linux文件系统 | 第22-23页 |
2.3.3 Linux内核及根文件系统烧写 | 第23-24页 |
2.4 Hi3515的H.264视频编码过程 | 第24-30页 |
2.4.1 Hi3515视频输入 | 第24-25页 |
2.4.2 Hi3515视频编码过程 | 第25-30页 |
2.5 本章小结 | 第30-31页 |
第三章 视频和数据的TS打包及复用 | 第31-47页 |
3.1 MPEG-2 TS介绍 | 第31-35页 |
3.1.1 MPEG-2 TS包语法结构 | 第31-33页 |
3.1.2 MPEG-2 TS节目专用信息 | 第33-35页 |
3.2 H.264编码视频的TS封装 | 第35-42页 |
3.2.1 TS封装原理 | 第36页 |
3.2.2 H.264编码ES的PES打包 | 第36-41页 |
3.2.3 PES包的TS封装 | 第41-42页 |
3.3 多路视频和数据的TS复用 | 第42-46页 |
3.3.1 PSI信息表的作用及插入 | 第42-43页 |
3.3.2 PCR的计算及插入 | 第43-44页 |
3.3.3 基于Hi3515的多路视频的TS封装 | 第44-46页 |
3.4 本章小结 | 第46-47页 |
第四章 TS流的FPGA处理及输出 | 第47-63页 |
4.1 FPGA处理TS流的原理 | 第47-48页 |
4.2 利用MII接.的数据传输处理 | 第48-58页 |
4.2.1 Hi3515的MII接.原理 | 第48-50页 |
4.2.2 基于FPGA的MII接.数据处理 | 第50-58页 |
4.3 利用DM9000A的数据传输处理 | 第58-62页 |
4.3.1 基于DM9000A的硬件电路设计 | 第58-59页 |
4.3.2 DM9000A的初始化 | 第59-60页 |
4.3.3 DM9000A的数据发送 | 第60-61页 |
4.3.4 DM9000A的数据接收 | 第61-62页 |
4.4 本章小结 | 第62-63页 |
第五章 DVB-T信道调制板的硬件设计 | 第63-71页 |
5.1 单板总体硬件结构 | 第63-64页 |
5.2 系统电源模块电路设计 | 第64-65页 |
5.3 DSP模块电路设计 | 第65-68页 |
5.3.1 时钟和复位电路 | 第65-66页 |
5.3.2 JTAG电路 | 第66页 |
5.3.3 外部数据接.电路 | 第66-68页 |
5.4 CPLD电路设计 | 第68-69页 |
5.5 AD9857电路设计 | 第69-70页 |
5.6 本章小结 | 第70-71页 |
第六章 系统测试及联调 | 第71-81页 |
6.1 Hi3515的H.264编码ES流的测试 | 第72-74页 |
6.2 TS复用流的测试 | 第74-78页 |
6.2.1 单路TS流的测试 | 第74-75页 |
6.2.2 多路TS流的测试 | 第75-78页 |
6.3 FPGA实时处理模块的测试 | 第78-79页 |
6.4 系统联调实时测试结果 | 第79-80页 |
6.5 本章小结 | 第80-81页 |
第七章 总结和展望 | 第81-83页 |
7.1 全文工作总结 | 第81页 |
7.2 进一步工作展望 | 第81-83页 |
致谢 | 第83-84页 |
参考文献 | 第84-87页 |