20位三阶∑-Δ调制器设计
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-12页 |
1.1 研究背景 | 第9-10页 |
1.2 研究现状 | 第10页 |
1.3 研究意义 | 第10-11页 |
1.4 本文的研究内容 | 第11页 |
1.5 本文的组织架构 | 第11-12页 |
第2章 Σ-Δ调制器 | 第12-25页 |
2.1 模数转换器的基本原理 | 第12-16页 |
2.1.1 采样 | 第12-13页 |
2.1.2 量化 | 第13-15页 |
2.1.3 ADC 的性能指标 | 第15-16页 |
2.2 Σ-Δ模数转换器的基本原理 | 第16-25页 |
2.2.1 过采样 | 第16页 |
2.2.2 噪声整形 | 第16-17页 |
2.2.3 Σ-Δ调制器的线性模型 | 第17-18页 |
2.2.4 一阶 1 位量化Σ-Δ调制器 | 第18-20页 |
2.2.5 二阶 1 位量化Σ-Δ调制器 | 第20页 |
2.2.6 单环高阶 1 位量化Σ-Δ调制器 | 第20-21页 |
2.2.7 多位量化Σ-Δ调制器 | 第21-22页 |
2.2.8 级联Σ-Δ调制器 | 第22-25页 |
第3章 Σ-Δ调制器系统级设计 | 第25-35页 |
3.1 Σ-Δ调制器结构与参数选择 | 第25-30页 |
3.1.1 结构的选择 | 第25-26页 |
3.1.2 过采样率和阶数的确定 | 第26页 |
3.1.3 反馈与前馈结构的选择 | 第26-30页 |
3.2 系统设计 | 第30-35页 |
3.2.1 噪声传递函数的设计与优化 | 第31-32页 |
3.2.2 结构映射与系数优化 | 第32-33页 |
3.2.3 系统性能仿真 | 第33-35页 |
第4章 设计的非理想因素 | 第35-50页 |
4.1 积分器泄露 | 第35-37页 |
4.2 电容失配 | 第37-38页 |
4.3 积分器不完全建立误差 | 第38-44页 |
4.3.1 积分器瞬态响应模型 | 第38-42页 |
4.3.2 运放有限增益带宽积的影响 | 第42-43页 |
4.3.3 运放有限压摆率的影响 | 第43-44页 |
4.4 开关的有限电阻 | 第44-45页 |
4.5 电路噪声 | 第45-47页 |
4.6 时钟抖动 | 第47-48页 |
4.7 非理想Σ-Δ调制器行为级模型 | 第48-50页 |
第5章 Σ-Δ调制器的电路实现 | 第50-64页 |
5.1 电容与开关 | 第50-53页 |
5.1.1 电容的设计 | 第50-51页 |
5.1.2 开关的设计 | 第51-53页 |
5.2 运放的设计 | 第53-61页 |
5.2.1 运放的分析与选型 | 第53-57页 |
5.2.2 第一级积分器中运算放大器的设计 | 第57-60页 |
5.2.3 第二、三级积分器中运算放大器的设计 | 第60-61页 |
5.3 比较器的设计 | 第61-62页 |
5.4 整体电路仿真验证 | 第62-64页 |
第6章 总结与展望 | 第64-65页 |
6.1 总结 | 第64页 |
6.2 展望 | 第64-65页 |
参考文献 | 第65-69页 |
致谢 | 第69-70页 |
附录 A 个人简历 | 第70-71页 |
附录 B 在校期间发表的学术论文及研究成果 | 第71页 |