摘要 | 第5-6页 |
Abstract | 第6页 |
目录 | 第7-10页 |
图表目录 | 第10-12页 |
第1章 绪论 | 第12-24页 |
1.1 课题研究背景 | 第12页 |
1.2 相关研究现状 | 第12-23页 |
1.2.1 扩频通信技术 | 第12-16页 |
1.2.2 跳频通信技术 | 第16-21页 |
1.2.3 数字调制技术 | 第21-23页 |
1.3 本文研究的内容及章节安排 | 第23-24页 |
1.3.1 论文的主要研究工作 | 第23页 |
1.3.2 论文的章节安排 | 第23-24页 |
第2章 宽带高速跳频电台收发信机的设计 | 第24-32页 |
2.1 引言 | 第24页 |
2.2 系统指标要求 | 第24-25页 |
2.2.1 功能指标 | 第24页 |
2.2.2 性能指标 | 第24-25页 |
2.3 通信体制设计 | 第25-28页 |
2.3.1 空口帧格式 | 第25-26页 |
2.3.2 捕获机制 | 第26-27页 |
2.3.3 调制方式 | 第27-28页 |
2.4 通信系统结构 | 第28-30页 |
2.4.1 通信系统分层模型 | 第28-29页 |
2.4.2 通信系统组成结构 | 第29-30页 |
2.5 收发信机模块设计 | 第30-31页 |
2.6 本章小结 | 第31-32页 |
第3章 宽带高速跳频电台收发信机关键算法设计与仿真 | 第32-45页 |
3.1 引言 | 第32页 |
3.2 GMSK 调制算法 | 第32-33页 |
3.3 GMSK 解调算法 | 第33-43页 |
3.3.1 相位偏移估计和补偿 | 第33页 |
3.3.2 频率偏移估计和补偿 | 第33-34页 |
3.3.3 延时相干解调算法 | 第34-36页 |
3.3.4 GMSK 解调算法仿真 | 第36-43页 |
3.4 系统仿真 | 第43-44页 |
3.4.1 参数设计 | 第43页 |
3.4.2 仿真结果 | 第43-44页 |
3.5 本章小结 | 第44-45页 |
第4章 宽带高速跳频电台收发信机的实现 | 第45-68页 |
4.1 引言 | 第45页 |
4.2 收发信机工作流程和关键模块 | 第45-47页 |
4.3 接口模块 | 第47-54页 |
4.3.1 时钟模块接口 | 第47页 |
4.3.2 数据链路层接口 | 第47-49页 |
4.3.3 DAC 接口 | 第49-51页 |
4.3.4 ADC 接口 | 第51-54页 |
4.4 参数管理模块 | 第54-55页 |
4.5 编码模块 | 第55-56页 |
4.6 成帧模块 | 第56-57页 |
4.7 调制模块 | 第57-61页 |
4.7.1 调制控制 | 第57页 |
4.7.2 GMSK 调制 | 第57-61页 |
4.7.3 跳频控制 | 第61页 |
4.8 存储模块 | 第61-62页 |
4.9 解调模块 | 第62-67页 |
4.9.1 解调参数配置 | 第63-64页 |
4.9.2 接口适配 | 第64页 |
4.9.3 解调子模块 | 第64-67页 |
4.10 译码模块 | 第67页 |
4.11 本章小结 | 第67-68页 |
第5章 宽带高速跳频电台收发信机的测试 | 第68-71页 |
5.1 引言 | 第68页 |
5.2 系统静态接收灵敏度测试 | 第68-69页 |
5.3 信号处理板卡动态范围测试 | 第69页 |
5.4 信号处理板卡抗频偏性能测试 | 第69-70页 |
5.5 本章小结 | 第70-71页 |
结论 | 第71-72页 |
参考文献 | 第72-77页 |
攻读学位期间发表的论文与研究成果清单 | 第77-78页 |
致谢 | 第78页 |