时分多通道透视雷达信号处理与显控系统研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 研究背景与意义 | 第10页 |
1.2 国内外研究动态 | 第10-13页 |
1.2.1 国外研究动态 | 第11-13页 |
1.2.2 国内研究动态 | 第13页 |
1.3 本文主要工作 | 第13-15页 |
第二章 系统分析与方案设计 | 第15-24页 |
2.1 时分多通道雷达总体框图 | 第15页 |
2.2 成像算法分析 | 第15-20页 |
2.2.1 步进频测距 | 第16-19页 |
2.2.2 时分多发多收成像算法 | 第19-20页 |
2.3 信号处理与显控系统的需求分析和总体设计 | 第20-23页 |
2.3.1 功能需求和指标 | 第20-22页 |
2.3.2 系统总体设计 | 第22-23页 |
2.4 本章小结 | 第23-24页 |
第三章 基于FPGA的预处理设计 | 第24-34页 |
3.1 预处理方法 | 第24-26页 |
3.1.1 预处理需要实现的接口 | 第24页 |
3.1.2 预处理需要完成的工作 | 第24-26页 |
3.2 预处理设计与实现 | 第26-33页 |
3.2.1 芯片选型 | 第26-27页 |
3.2.2 预处理电路设计 | 第27-30页 |
3.2.3 预处理板PCB设计 | 第30-31页 |
3.2.4 FPGA程序设计 | 第31-33页 |
3.3 本章小结 | 第33-34页 |
第四章 基于DSP+ARM的处理及显控系统 | 第34-55页 |
4.1 DSP的设计与实现 | 第34-42页 |
4.1.1 DSP系统的硬件结构 | 第34-37页 |
4.1.2 DSP底层软件配置 | 第37-39页 |
4.1.3 基于DSP的BP算法实现 | 第39-42页 |
4.2 ARM的设计与实现 | 第42-51页 |
4.2.1 显控系统的硬件结构 | 第42-43页 |
4.2.2 操作系统的移植 | 第43-46页 |
4.2.3 接口驱动程序的设计 | 第46-50页 |
4.2.4 应用界面的设计 | 第50-51页 |
4.3 系统的调试 | 第51-54页 |
4.3.1 DSP的BP成像处理调试 | 第51-52页 |
4.3.2 系统联合调试 | 第52-54页 |
4.4 本章小结 | 第54-55页 |
第五章 基于WIFI+无线终端的处理及显控系统 | 第55-72页 |
5.1 系统方案设计 | 第55-56页 |
5.2 WIFI模块的设计 | 第56-63页 |
5.2.1 WIFI模块的硬件组成 | 第56-58页 |
5.2.2 mxchipWNet软件库 | 第58-60页 |
5.2.3 WIFI模块应用程序设计 | 第60-63页 |
5.3 无线终端上位机软件设计 | 第63-68页 |
5.3.1 网络的创建和连接 | 第63-64页 |
5.3.2 数据缓存的设计 | 第64-65页 |
5.3.3 多线程设计 | 第65-67页 |
5.3.4 上位机界面设计 | 第67-68页 |
5.4 系统的调试 | 第68-71页 |
5.4.1 WIFI模块透明传输的调试 | 第68-70页 |
5.4.2 系统联合调试 | 第70-71页 |
5.5 本章小结 | 第71-72页 |
第六章 全文总结与展望 | 第72-74页 |
6.1 全文总结 | 第72页 |
6.2 未来展望 | 第72-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-78页 |
攻读硕士学位期间的研究成果 | 第78-79页 |