面向图像处理的异构多核互连网络的研究
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第10-11页 |
| 缩略语对照表 | 第11-15页 |
| 第一章 绪论 | 第15-23页 |
| 1.1 片上多核互连架构的研究背景和发展现状 | 第15-18页 |
| 1.2 视频编码技术的研究背景和现状 | 第18-20页 |
| 1.3 本文研究重点 | 第20页 |
| 1.4 论文内容及结构安排 | 第20-23页 |
| 第二章 视频应用与片上网络架构概述 | 第23-33页 |
| 2.1 HEVC | 第23-29页 |
| 2.1.1 HEVC的混合编码框架 | 第23-27页 |
| 2.1.2 HEVC的并行处理方式 | 第27页 |
| 2.1.3 HEVC的帧类型 | 第27-29页 |
| 2.2 片上网络互连架构实例 | 第29-30页 |
| 2.3 小结 | 第30-33页 |
| 第三章 基于功能并行的三维光电混合视频处理架构 | 第33-49页 |
| 3.1 视频处理应用 | 第33-35页 |
| 3.1.1 BING算法 | 第34页 |
| 3.1.2 KCF算法 | 第34-35页 |
| 3.2 基于功能并行的光电混合视频处理架构 | 第35-40页 |
| 3.2.1 面向多核的三维网络设计 | 第35页 |
| 3.2.2 结构设计实现 | 第35-40页 |
| 3.2.3 路由与交换策略 | 第40页 |
| 3.3 网络架构性能对比 | 第40-47页 |
| 3.3.1 仿真环境 | 第41-42页 |
| 3.3.2 性能仿真与分析 | 第42-47页 |
| 3.4 小结 | 第47-49页 |
| 第四章 基于数据并行的三维光电混合视频处理架构 | 第49-63页 |
| 4.1 HEVC并行处理技术 | 第49-50页 |
| 4.2 Tile级HEVC并行处理架构 | 第50-56页 |
| 4.3 仿真结果 | 第56-61页 |
| 4.3.1 仿真配置环境 | 第56-57页 |
| 4.3.2 仿真性能对比分析 | 第57-61页 |
| 4.4 小结 | 第61-63页 |
| 第五章 总结与展望 | 第63-65页 |
| 5.1 研究结论 | 第63页 |
| 5.2 研究展望 | 第63-65页 |
| 参考文献 | 第65-69页 |
| 致谢 | 第69-71页 |
| 作者简介 | 第71-73页 |