基于FPGA的路由器流量管理设计与实现
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
专用术语注释表 | 第6-9页 |
第一章 绪论 | 第9-13页 |
1.1 背景介绍 | 第9-10页 |
1.2 国内外研究现状 | 第10-11页 |
1.3 研究内容 | 第11页 |
1.4 论文结构 | 第11-13页 |
第二章 流量管理模型及FPGA技术 | 第13-21页 |
2.1 流量管理模型 | 第13-17页 |
2.1.1 Push型流量管理器 | 第13-14页 |
2.1.2 Pull型流量管理器 | 第14-17页 |
2.2 FPGA技术 | 第17-19页 |
2.2.1 特点 | 第17页 |
2.2.2 基本结构 | 第17-18页 |
2.2.3 设计流程 | 第18-19页 |
2.3 本章小结 | 第19-21页 |
第三章 基于FPGA的系统分析设计 | 第21-39页 |
3.1 系统需求分析 | 第21页 |
3.2 系统总体设计 | 第21-24页 |
3.2.1 系统架构选择 | 第21页 |
3.2.2 系统总体设计 | 第21-23页 |
3.2.3 FPGA芯片选型 | 第23-24页 |
3.3 子系统设计 | 第24-27页 |
3.3.1 流量监管子系统 | 第24-25页 |
3.3.2 拥塞避免子系统 | 第25页 |
3.3.3 拥塞管理子系统 | 第25-26页 |
3.3.4 流量整形子系统 | 第26-27页 |
3.4 关键技术 | 第27-37页 |
3.4.1 层次化流量管理 | 第27-30页 |
3.4.2 令牌桶算法 | 第30-35页 |
3.4.3 加权随机早期检测WRED | 第35-37页 |
3.5 本章小结 | 第37-39页 |
第四章 流量管理的FPGA实现 | 第39-61页 |
4.1 流量监管子系统的实现 | 第39-42页 |
4.1.1 流量监管的存储资源 | 第40页 |
4.1.2 流量监管的算法实现 | 第40-42页 |
4.2 拥塞避免子系统的实现 | 第42-49页 |
4.2.1 子系统的结构 | 第42-43页 |
4.2.2 子系统数据流 | 第43-45页 |
4.2.3 子系统算法实现 | 第45-49页 |
4.3 拥塞管理子系统的实现 | 第49-54页 |
4.3.1 拥塞管理授权分发模式 | 第49-50页 |
4.3.2 拥塞管理队列操作 | 第50-54页 |
4.4 流量整形子系统的实现 | 第54-60页 |
4.4.1 流量整形的逻辑结构 | 第54-55页 |
4.4.2 WFQ算法的实现 | 第55-60页 |
4.5 本章小结 | 第60-61页 |
第五章 仿真验证及结果分析 | 第61-67页 |
5.1 仿真模型 | 第61-62页 |
5.1.1 VCS简介 | 第61页 |
5.1.2 VCS验证模型及步骤 | 第61-62页 |
5.2 仿真结果分析 | 第62-66页 |
5.3 本章小结 | 第66-67页 |
第六章 结束语 | 第67-69页 |
6.1 研究工作总结 | 第67页 |
6.2 未来展望 | 第67-69页 |
致谢 | 第69-71页 |
参考文献 | 第71-73页 |