DSP模块划分及其代价估算研究
| 摘要 | 第5-7页 |
| ABSTRACT | 第7-8页 |
| 符号对照表 | 第12-13页 |
| 缩略语对照表 | 第13-16页 |
| 第一章 绪论 | 第16-22页 |
| 1.1 课题背景及研究意义 | 第16-17页 |
| 1.2 选题研究现状 | 第17-20页 |
| 1.2.1 软错误研究现状 | 第17-18页 |
| 1.2.2 模块划分研究现状 | 第18-19页 |
| 1.2.3 WCET研究现状 | 第19-20页 |
| 1.3 论文主要工作 | 第20-21页 |
| 1.4 论文组织结构 | 第21-22页 |
| 第二章 DSP相关知识介绍 | 第22-36页 |
| 2.1 软件开发环境 | 第22-25页 |
| 2.1.1 CCS集成开发环境 | 第22-24页 |
| 2.1.2 系统仿真 | 第24-25页 |
| 2.2 硬件开发环境 | 第25-28页 |
| 2.2.1 C6713 DSP的特点 | 第25页 |
| 2.2.2 C6713 DSP的结构 | 第25-28页 |
| 2.3 汇编指令集 | 第28-32页 |
| 2.3.1 指令与功能单元之间的映射 | 第28-29页 |
| 2.3.2 条件操作 | 第29-30页 |
| 2.3.3 并行操作 | 第30-32页 |
| 2.3.4 流水线 | 第32页 |
| 2.4 CMD和MAP文件 | 第32-34页 |
| 2.4.1 CMD文件 | 第32-34页 |
| 2.4.2 MAP文件 | 第34页 |
| 2.5 本章小结 | 第34-36页 |
| 第三章 模块划分及其拓扑关系获取研究 | 第36-44页 |
| 3.1 模块相关定义 | 第36-37页 |
| 3.2 模块划分 | 第37-40页 |
| 3.3 模块关系 | 第40-43页 |
| 3.4 本章小结 | 第43-44页 |
| 第四章 模块代价估算研究 | 第44-52页 |
| 4.1 模块代码大小 | 第45页 |
| 4.2 模块执行时间 | 第45-50页 |
| 4.3 模块数据大小 | 第50-51页 |
| 4.4 本章小结 | 第51-52页 |
| 第五章 模块划分及其代价估算实现 | 第52-72页 |
| 5.1 模块划分及其拓扑关系获取实现 | 第52-64页 |
| 5.1.1 模块划分 | 第54-58页 |
| 5.1.2 模块拓扑关系 | 第58-60页 |
| 5.1.3 实验测试及结果分析 | 第60-64页 |
| 5.2 模块代价估算实现 | 第64-70页 |
| 5.2.1 模块代码大小 | 第64-65页 |
| 5.2.2 模块数据大小 | 第65-66页 |
| 5.2.3 模块执行时间 | 第66-67页 |
| 5.2.4 实验测试及结果分析 | 第67-70页 |
| 5.3 本章小结 | 第70-72页 |
| 第六章 总结和展望 | 第72-74页 |
| 6.1 论文工作总结 | 第72页 |
| 6.2 未来研究展望 | 第72-74页 |
| 附录 | 第74-80页 |
| 参考文献 | 第80-84页 |
| 致谢 | 第84-86页 |
| 作者简介 | 第86-87页 |