| 摘要 | 第3-4页 |
| Abstract | 第4页 |
| 第一章 绪论 | 第7-24页 |
| 1.1 预备知识 | 第7-16页 |
| 1.2 国内外研究现状 | 第16-21页 |
| 1.3 课题来源、主要研究内容和创新点及文章结构安排 | 第21-23页 |
| 1.4 本章小结 | 第23-24页 |
| 第二章 忆阻器模拟器设计 | 第24-38页 |
| 2.1 荷控忆阻器模拟器设计 | 第24-26页 |
| 2.2 荷控忆阻器模拟器电路仿真 | 第26-31页 |
| 2.3 磁控忆阻器模拟器设计 | 第31-33页 |
| 2.4 磁控忆阻器模拟器电路仿真 | 第33-37页 |
| 2.5 本章小结 | 第37-38页 |
| 第三章 忆容器和忆感器模拟器设计 | 第38-53页 |
| 3.1 压控忆容器模拟器设计 | 第38-41页 |
| 3.2 压控忆容器模拟器仿真 | 第41-45页 |
| 3.3 荷控忆容器模拟器设计 | 第45-47页 |
| 3.4 流控忆感器模拟器设计 | 第47-52页 |
| 3.5 本章小结 | 第52-53页 |
| 第四章 基于忆阻器的记忆元件模拟器设计 | 第53-68页 |
| 4.1 记忆元件转换条件分析 | 第53-56页 |
| 4.2 忆阻器?忆容器设计(一) | 第56-63页 |
| 4.3 忆阻器?忆容器设计(二) | 第63-64页 |
| 4.4 忆阻器?忆感器设计(一) | 第64-65页 |
| 4.5 忆阻器?忆感器设计(二) | 第65-67页 |
| 4.6 本章小结 | 第67-68页 |
| 第五章 分数阶忆阻器模型研究 | 第68-85页 |
| 5.1 分数阶HP忆阻器建模与分析 | 第68-77页 |
| 5.2 分数阶HP忆阻器电路模拟器设计 | 第77-80页 |
| 5.3 分数阶HP忆阻器电路模拟器仿真 | 第80-83页 |
| 5.4 本章小结 | 第83-85页 |
| 第六章 忆阻器模拟器实物搭建及仿真 | 第85-90页 |
| 6.1 忆阻器模拟器实物搭建 | 第85-86页 |
| 6.2 忆阻器模拟器实物仿真 | 第86-89页 |
| 6.3 本章小结 | 第89-90页 |
| 第七章 总结与展望 | 第90-93页 |
| 7.1 工作总结 | 第90-91页 |
| 7.2 研究展望 | 第91-93页 |
| 参考文献 | 第93-97页 |
| 硕士期间发表论文 | 第97-98页 |
| 致谢 | 第98页 |