摘要 | 第1-5页 |
ABSTRACT | 第5-7页 |
目录 | 第7-10页 |
表格索引 | 第10-11页 |
插图索引 | 第11-12页 |
第一章 绪论 | 第12-26页 |
·研究背景与意义 | 第12-14页 |
·国内外研究现状 | 第14-22页 |
·DRAM 的替代 | 第14-15页 |
·PCM+DRAM 的混合型内存系统 | 第15页 |
·提高PCM 的寿命 | 第15-19页 |
·PCM 安全攻击研究 | 第19-20页 |
·计算机体系结构模拟(仿真)技术 | 第20-22页 |
·研究内容 | 第22-23页 |
·论文组织结构 | 第23-24页 |
·本章小结 | 第24-26页 |
第二章 混合型内存系统 | 第26-34页 |
·相变存储器PCM 简介 | 第26-28页 |
·PCM+DRAM 的混合型内存系统 | 第28-30页 |
·混合型内存系统中的安全隐患 | 第30-33页 |
·本章小结 | 第33-34页 |
第三章 随机地址重映射 | 第34-44页 |
·静态随机地址重映射 | 第36-39页 |
·静态随机地址重映射的正确性 | 第36-38页 |
·静态随机地址重映射的开销分析 | 第38-39页 |
·动态随机地址重映射 | 第39-42页 |
·动态随机地址重映射的寻址过程 | 第40-41页 |
·动态随机地址重映射的切换过程 | 第41-42页 |
·动态随机地址重映射的开销分析 | 第42页 |
·本章小结 | 第42-44页 |
第四章 M5 模拟系统 | 第44-52页 |
·M5 模拟系统简介 | 第44-45页 |
·M5 的对象模型 | 第45-46页 |
·M5 的CPU 模型 | 第46-47页 |
·M5 的内存模型 | 第47-49页 |
·端口 | 第47页 |
·数据包和请求 | 第47-48页 |
·内存访问方式 | 第48-49页 |
·M5 的运行模式 | 第49页 |
·M5 的统计模型 | 第49-50页 |
·本章小结 | 第50-52页 |
第五章 随机地址重映射在M5 中设计与实现 | 第52-60页 |
·混合型内存模型在M5 中的设计与实现 | 第52页 |
·静态随机地址重映射算法的实现 | 第52-57页 |
·基于地址线交换的随机地址重映射算法的实现 | 第52-54页 |
·在M5 中整合随机地址重映射算法 | 第54-57页 |
·恶意攻击程序的设计与实现 | 第57-58页 |
·本章小结 | 第58-60页 |
第六章 实验验证 | 第60-70页 |
·基线系统 | 第60-61页 |
·实验准备 | 第61-62页 |
·SPEC CPU 2006 标准测试程序集 | 第61-62页 |
·运行环境 | 第62页 |
·实验过程 | 第62-63页 |
·实验结果 | 第63-69页 |
·SPEC CINT2006 运行结果 | 第63-64页 |
·静态随机地址重映射算法对SPEC CINT2006 的影响 | 第64-68页 |
·静态随机地址重映射算法对恶意攻击程序的影响 | 第68-69页 |
·本章小结 | 第69-70页 |
第七章 总结与展望 | 第70-72页 |
·全文总结 | 第70-71页 |
·研究展望 | 第71-72页 |
参考文献 | 第72-76页 |
致谢 | 第76-78页 |
攻读学位期间发表的学术论文目录 | 第78-80页 |