摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-14页 |
缩略语对照表 | 第14-18页 |
第一章 绪论 | 第18-24页 |
1.1 宽带卫星通信的研究背景与意义 | 第18-19页 |
1.2 连续相位调制技术的发展 | 第19-20页 |
1.3 本文主要研究内容及安排 | 第20-24页 |
第二章 宽带卫星通信系统总体设计 | 第24-30页 |
2.1 系统整体介绍 | 第24-25页 |
2.2 CPFSK调制解调系统通信流程 | 第25页 |
2.3 宽带卫星通信系统平台介绍 | 第25-29页 |
2.3.1 软件平台 | 第25-27页 |
2.3.2 硬件平台 | 第27-29页 |
2.4 本章小结 | 第29-30页 |
第三章 CPFSK信号调制技术研究与硬件实现 | 第30-50页 |
3.1 CPM信号的数学分析 | 第30-33页 |
3.1.1 CPM信号的一般表达式 | 第30-31页 |
3.1.2 CPM信号的相位分析 | 第31-33页 |
3.1.3 CPFSK信号 | 第33页 |
3.2 配置AD9957芯片的关键点 | 第33-37页 |
3.2.1 三种基本工作模式 | 第34-35页 |
3.2.2 串行I/O端口引脚 | 第35-37页 |
3.2.3 AD9957配置过程 | 第37页 |
3.3 CPFSK信号调制的硬件实现 | 第37-48页 |
3.3.1 DDS频率控制字的计算 | 第37-38页 |
3.3.2 DDS串行寄存器编程 | 第38-41页 |
3.3.3 配置引脚 | 第41-43页 |
3.3.4 上位机数据预处理 | 第43-45页 |
3.3.5 数据选通发送CPFSK信号 | 第45-46页 |
3.3.6 发送端FPGA资源使用情况 | 第46-48页 |
3.4 本章小结 | 第48-50页 |
第四章 帧前导辅助同步方法研究与硬件实现 | 第50-62页 |
4.1 帧前导辅助设计 | 第50-51页 |
4.2 过峰值门限规则设计 | 第51-53页 |
4.3 同步流程 | 第53-55页 |
4.4 帧同步的FPGA硬件实现 | 第55-60页 |
4.4.1 计算相关峰峰值 | 第55-58页 |
4.4.2 确定同步点 | 第58-60页 |
4.5 本章小结 | 第60-62页 |
第五章 维特比解调技术研究与硬件实现 | 第62-76页 |
5.1 维特比算法基本原理 | 第62-66页 |
5.1.1 最大似然译码 | 第62-64页 |
5.1.2 维特比译码 | 第64-66页 |
5.2 维特比解调模块设计 | 第66-68页 |
5.2.1 8CPFSK网格图设计 | 第66-68页 |
5.2.2 回溯深度的确定 | 第68页 |
5.3 维特比解调的FPGA硬件实现 | 第68-75页 |
5.3.1 当前路径度量计算模块 | 第69-71页 |
5.3.2 比较选择模块 | 第71-72页 |
5.3.3 累积路径度量暂存模块和前向输入暂存模块 | 第72页 |
5.3.4 回溯模块 | 第72-74页 |
5.3.5 接收端FPGA资源使用情况 | 第74-75页 |
5.4 本章小结 | 第75-76页 |
第六章 总结与展望 | 第76-78页 |
参考文献 | 第78-82页 |
致谢 | 第82-84页 |
作者简介 | 第84-85页 |