摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 引言 | 第10-11页 |
1.2 课题的研究背景和研究现状 | 第11-12页 |
1.3 课题的研究意义 | 第12-13页 |
1.4 本文的研究内容和章节安排 | 第13-15页 |
第二章 可逆逻辑设计基础 | 第15-26页 |
2.1 可逆计算 | 第15-16页 |
2.2 量子比特和常用可逆逻辑门 | 第16-23页 |
2.2.1 量子比特 | 第16-17页 |
2.2.2 基本量子门 | 第17-18页 |
2.2.3 Feyman门 | 第18-19页 |
2.2.4 简单交换门 | 第19-20页 |
2.2.5 Toffoli门 | 第20-21页 |
2.2.6 控制交换门 | 第21-22页 |
2.2.7 F2G门和HNFG门 | 第22-23页 |
2.3 可逆逻辑电路的性能指标 | 第23-24页 |
2.4 可逆逻辑综合 | 第24-25页 |
2.5 本章小结 | 第25-26页 |
第三章 可逆逻辑门与常规逻辑门的等功能组合互换 | 第26-36页 |
3.1 可逆逻辑与常规逻辑功能替换的理论基础 | 第26-27页 |
3.2 常规逻辑门组合替换可逆逻辑门 | 第27-34页 |
3.2.1 Feynman门的等功能替换 | 第28-29页 |
3.2.2 简单交换门的等功能替换 | 第29页 |
3.2.3 Toffoli门的等功能替换 | 第29-31页 |
3.2.4 控制交换门的等功能替换 | 第31-32页 |
3.2.5 HNG门的等功能替换 | 第32-34页 |
3.3 基于原理图描述方式的可逆逻辑设计方法和流程 | 第34-35页 |
3.3.1 基于常规逻辑门的可逆逻辑设计方法 | 第34页 |
3.3.2 基于原理图描述方式的可逆ALU的设计流程 | 第34-35页 |
3.4 本章小结 | 第35-36页 |
第四章 基于常规逻辑门和原理图的可逆加减法设计 | 第36-48页 |
4.1 可逆加法器的设计 | 第36-40页 |
4.1.1 一位全加器设计 | 第36-37页 |
4.1.2 可逆加法器设计 | 第37-40页 |
4.2 可逆减法器设计 | 第40-45页 |
4.2.1 一位比较器设计 | 第40-41页 |
4.2.2 比较器设计 | 第41-43页 |
4.2.3 可逆减法器设计 | 第43-45页 |
4.3 可逆加减法器的综合设计与仿真 | 第45-46页 |
4.4 本章小结 | 第46-48页 |
第五章 基于常规逻辑门和原理图的可逆乘法器设计 | 第48-57页 |
5.1 可逆HNG门和PG门的介绍 | 第48-50页 |
5.1.1 可逆HNG门 | 第48-49页 |
5.1.2 可逆PG门 | 第49-50页 |
5.2 基于HNG门的可逆乘法器设计 | 第50-52页 |
5.2.1 基于Toffoli门的可逆部分积电路 | 第51页 |
5.2.2 基于HNG门的可逆乘法器设计 | 第51-52页 |
5.3 基于常规逻辑门的可逆乘法器设计与仿真 | 第52-55页 |
5.4 本章小节 | 第55-57页 |
第六章 基于常规逻辑门和原理图的可逆除法器设计 | 第57-67页 |
6.1 基于加减交替法除法器的设计原理 | 第57-59页 |
6.2 基于常规逻辑门的可逆除法器设计 | 第59-63页 |
6.2.1 可逆复用器的结构图 | 第59-60页 |
6.2.2 可逆串行加法器的结构图 | 第60-61页 |
6.2.3 可逆左移寄存器的结构图 | 第61-62页 |
6.2.4 基于D型触发器的可逆二分频器的结构图 | 第62-63页 |
6.3 可逆除法器的综合仿真分析 | 第63-66页 |
6.4 本章小结 | 第66-67页 |
第七章 总结与展望 | 第67-69页 |
7.1 全文总结 | 第67-68页 |
7.2 课题展望 | 第68-69页 |
参考文献 | 第69-73页 |
作者在攻读硕士学位期间发表的学术论文 | 第73-74页 |
致谢 | 第74页 |