基于FPGA的高速视频采集和传输电路设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 绪论 | 第7-12页 |
| ·课题背景及意义 | 第7页 |
| ·国内外研究现状 | 第7-10页 |
| ·国外研究现状 | 第7-8页 |
| ·国内研究现状 | 第8-10页 |
| ·研究内容及章节安排 | 第10-12页 |
| ·主要研究内容 | 第10页 |
| ·章节安排 | 第10-12页 |
| 2 系统整体方案设计 | 第12-21页 |
| ·高速视频采集和传输电路系统技术指标 | 第12页 |
| ·高速视频采集和传输电路系统总体方案 | 第12-13页 |
| ·高速视频采集和传输电路各模块方案设计 | 第13-20页 |
| ·视频数据采集模块 | 第13-14页 |
| ·视频数据传输单元 | 第14-15页 |
| ·系统核心控制模块 | 第15-16页 |
| ·视频数据存储模块 | 第16-17页 |
| ·视频数据显示模块 | 第17-20页 |
| ·本章小结 | 第20-21页 |
| 3 硬件电路设计 | 第21-41页 |
| ·系统硬件结构 | 第21页 |
| ·数据采集系统设计 | 第21-25页 |
| ·图像数据采集模块 | 第21-22页 |
| ·图像数据传输模块 | 第22-25页 |
| ·FPGA控制模块设计 | 第25-31页 |
| ·FPGA开发流程 | 第25-27页 |
| ·FPGA芯片选型 | 第27-28页 |
| ·FPGA配置电路 | 第28-31页 |
| ·FPGA时钟电路 | 第31页 |
| ·数据存储电路设计 | 第31-36页 |
| ·数据缓存单元 | 第31-34页 |
| ·数据存储单元 | 第34-36页 |
| ·显示接口电路设计 | 第36-38页 |
| ·系统电源设计 | 第38-39页 |
| ·PCB设计 | 第39-40页 |
| ·本章小结 | 第40-41页 |
| 4 逻辑设计与仿真验证 | 第41-57页 |
| ·逻辑总体框架 | 第41页 |
| ·CMOS相机寄存器参数配置 | 第41-42页 |
| ·数据采集逻辑设计 | 第42-44页 |
| ·异步FIFO | 第44-46页 |
| ·图像数据滤波 | 第46-49页 |
| ·数据存储逻辑设计 | 第49-53页 |
| ·图像显示逻辑设计 | 第53-54页 |
| ·像素数据格式检查 | 第54-56页 |
| ·顶层逻辑设计 | 第56页 |
| ·本章小结 | 第56-57页 |
| 5 系统测试与实验 | 第57-65页 |
| ·调试需要设备 | 第57页 |
| ·硬件调试 | 第57-59页 |
| ·软件调试 | 第59页 |
| ·实验结果 | 第59-64页 |
| ·系统参数检测 | 第59-62页 |
| ·采集图像效果比对 | 第62-64页 |
| ·本章小结 | 第64-65页 |
| 6 结论 | 第65-67页 |
| 参考文献 | 第67-70页 |
| 附录 | 第70-73页 |
| 攻读硕士学位期间发表的论文 | 第73-74页 |
| 致谢 | 第74-76页 |