基于FPGA的秒表检定仪的设计
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-15页 |
| ·课题来源及研究背景 | 第9页 |
| ·国内外发展现状 | 第9-10页 |
| ·研究意义及主要工作 | 第10-13页 |
| ·本论文结构 | 第13-15页 |
| 第2章 电子秒表的检定要求分析 | 第15-17页 |
| ·电子秒表的工作原理及测量误差 | 第15页 |
| ·电子秒表的测量要求分析 | 第15-16页 |
| ·本章小结 | 第16-17页 |
| 第3章 总体设计 | 第17-25页 |
| ·系统设计方案 | 第17页 |
| ·器件选型 | 第17-24页 |
| ·开发平台选取 | 第17-18页 |
| ·电/机转换装置设计 | 第18-20页 |
| ·显示装置选择 | 第20-21页 |
| ·器件选取 | 第21-24页 |
| ·本章小结 | 第24-25页 |
| 第4章 系统硬件设计 | 第25-32页 |
| ·秒表夹具设计 | 第25-26页 |
| ·硬件电路设计 | 第26-31页 |
| ·设计原理 | 第26页 |
| ·现场可编程门阵列FPGA概述 | 第26-28页 |
| ·各模块电路设计 | 第28-30页 |
| ·PCB板设计 | 第30-31页 |
| ·本章小结 | 第31-32页 |
| 第5章 软件设计 | 第32-52页 |
| ·Verilog HDL语言介绍 | 第32页 |
| ·Quartus II软件介绍 | 第32-33页 |
| ·电路模块化设计 | 第33-51页 |
| ·设计任务及要求 | 第33-34页 |
| ·多位高精度计时器实现 | 第34-37页 |
| ·分频电路 | 第37-38页 |
| ·消抖电路设计仿真 | 第38-41页 |
| ·舵机角度偏移量测量 | 第41-45页 |
| ·编码器调整电路 | 第45-49页 |
| ·显示模块设计 | 第49-51页 |
| ·本章小结 | 第51-52页 |
| 第6章 测试及数据分析 | 第52-58页 |
| ·工作原理 | 第52-53页 |
| ·系统测试 | 第53-56页 |
| ·电路测试 | 第53-54页 |
| ·结果演示 | 第54-55页 |
| ·测试结果分析 | 第55-56页 |
| ·检定仪不确定度分析 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第7章 总结与展望 | 第58-59页 |
| 参考文献 | 第59-63页 |
| 附录A 整体电路设计原理图 | 第63-64页 |
| 附录B 顶层文件示意图 | 第64-65页 |
| 附录C 部分源代码 | 第65-70页 |
| 致谢 | 第70页 |