激光测距仪高速A/D采集处理电路设计与实现
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-12页 |
| ·论文研究背景 | 第9-10页 |
| ·激光测距国内外研究现状 | 第10-11页 |
| ·本论文的主要内容与结构安排 | 第11-12页 |
| 第2章 三脉冲激光测距原理及电路设计方案 | 第12-18页 |
| ·激光测距原理 | 第12-13页 |
| ·单脉冲测距原理 | 第12页 |
| ·三脉冲测距原理 | 第12-13页 |
| ·电路设计需求分析与思路 | 第13-16页 |
| ·电路关键设计要求 | 第13-15页 |
| ·电路指标要求 | 第15-16页 |
| ·电路设计方案 | 第16-17页 |
| ·系统结构图 | 第16-17页 |
| ·原理说明 | 第17页 |
| ·小结 | 第17-18页 |
| 第3章 激光测距仪高速ADC模块设计 | 第18-29页 |
| ·采样理论概述 | 第18页 |
| ·A/D转换器及其性能 | 第18-24页 |
| ·A/D转换器发展历程 | 第18-19页 |
| ·ADC的性能指标 | 第19-24页 |
| ·采集电路设计 | 第24-28页 |
| ·ADC芯片选择 | 第24-26页 |
| ·电路设计 | 第26-28页 |
| ·本章小结 | 第28-29页 |
| 第4章 激光测距仪FPGA处理模块设计 | 第29-35页 |
| ·FPGA概述 | 第29-31页 |
| ·FPGA设计流程概述 | 第29-30页 |
| ·VHDL语言 | 第30-31页 |
| ·FPGA设计 | 第31-34页 |
| ·FPGA芯片的选择 | 第31页 |
| ·FPGA硬件电路设计 | 第31-34页 |
| ·FPGA的时序与与逻辑控制设计 | 第34页 |
| ·本章小结 | 第34-35页 |
| 第5章 激光测距仪数据缓存模块设计 | 第35-44页 |
| ·数据缓存芯片选择 | 第35页 |
| ·DDR2主要特性 | 第35页 |
| ·DDR2模块设计 | 第35-43页 |
| ·DDR2硬 | 第35-37页 |
| ·FPGA访问DDR2时序逻辑设计 | 第37-42页 |
| ·DDR2电源设计 | 第42页 |
| ·DDR2电路设计心得 | 第42-43页 |
| ·本章小结 | 第43-44页 |
| 第6章 激光测距仪DSP处理模块设计 | 第44-53页 |
| ·DSP芯片特性及其选择 | 第44-45页 |
| ·ADSP TS101的主要特性 | 第44页 |
| ·ADSP TS101的主要外设功能 | 第44-45页 |
| ·TS101电路设计 | 第45-52页 |
| ·DSP外部存储器设计 | 第45-47页 |
| ·TS101 LINK口电路设计 | 第47-49页 |
| ·DSP引导装载电路 | 第49-52页 |
| ·TS101电路设计中值得注意到问题 | 第52页 |
| ·本章小结 | 第52-53页 |
| 第7章 系统高速PCB设计与硬件电路调试 | 第53-62页 |
| ·基本传输线理论 | 第53-54页 |
| ·高速数字电路的含义 | 第53页 |
| ·带状线与微带线 | 第53-54页 |
| ·传输线模型 | 第54页 |
| ·信号完整性分析 | 第54-58页 |
| ·反射 | 第54-56页 |
| ·串扰 | 第56-57页 |
| ·地弹 | 第57页 |
| ·信号完整性的解决方法 | 第57-58页 |
| ·高速PCB设计 | 第58-60页 |
| ·模拟、数字混合信号设计 | 第58-59页 |
| ·高速PCB布局线规则 | 第59-60页 |
| ·硬件电路调试 | 第60-61页 |
| ·本章小结 | 第61-62页 |
| 结论与展望 | 第62-64页 |
| 结论 | 第62-63页 |
| 未来工作展望 | 第63-64页 |
| 致谢 | 第64-65页 |
| 附录:电路实物图 | 第65-66页 |
| 参考文献 | 第66-69页 |
| 攻读硕士学位期间发表的论文及科研成果 | 第69页 |