基于FPGA的四画面分割器的研究
| 中文摘要 | 第1-4页 |
| ABSTRACT | 第4-8页 |
| 第一章 绪论 | 第8-12页 |
| ·视频画面分割器的课题背景 | 第8页 |
| ·国内外视频画面分割器的发展现状 | 第8-11页 |
| ·国内外主流画面分割器现状 | 第8-9页 |
| ·目前主流画面分割器产品的主要性能 | 第9页 |
| ·基于 FPGA 的画面分割器的发展前景 | 第9-11页 |
| ·本文研究的目的、内容 | 第11-12页 |
| 第二章 系统总体方案及硬件电路设计 | 第12-15页 |
| ·系统设计任务 | 第12页 |
| ·系统工作原理 | 第12页 |
| ·系统总体方案及整体组成框图 | 第12-13页 |
| ·硬件电路设计 | 第13-15页 |
| 第三章 四画面分割器系统功能模块的设计 | 第15-50页 |
| ·IIC 控制器的设计 | 第15-18页 |
| ·IIC 总线整体特征 | 第15-16页 |
| ·IIC 控制器的 Verilog 实现 | 第16-17页 |
| ·IIC 控制器配置 ADV7180 | 第17-18页 |
| ·视频采集和视频处理模块设计 | 第18-31页 |
| ·视频采集芯片 ADV7180 的功能特性 | 第18页 |
| ·ADV7180 典型时序 | 第18-19页 |
| ·视频数据流的帧检测与提取 | 第19-22页 |
| ·1/4 帧视频数据的提取 | 第22-25页 |
| ·ITUR 656 解视频数据码 | 第25-28页 |
| ·色彩空间变换 | 第28-31页 |
| ·视频合成帧缓存的设计 | 第31-42页 |
| ·SDRAM 基本特性 | 第32-34页 |
| ·SDRAM 控制器的设计 | 第34-41页 |
| ·视频合成帧缓存的设计 | 第41-42页 |
| ·VGA 显示控制的设计 | 第42-50页 |
| ·VGA 显示接口的硬件设计和原理 | 第43-44页 |
| ·VGA 显示原理 | 第44-45页 |
| ·VGA 时序的设计 | 第45-50页 |
| 第四章 系统调试 | 第50-53页 |
| ·调试过程 | 第50-51页 |
| ·硬件的调试 | 第50-51页 |
| ·软件的调试 | 第51页 |
| ·调试过程中的问题和解决方法 | 第51-52页 |
| ·调试结果 | 第52-53页 |
| 第五章 总结与展望 | 第53-55页 |
| ·总结 | 第53页 |
| ·展望 | 第53-55页 |
| 致谢 | 第55-56页 |
| 发表论文和参加科研情况说明 | 第56-57页 |
| 参考文献 | 第57-58页 |