电荷泵锁相环频率合成器的实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-19页 |
| ·研究背景 | 第10-11页 |
| ·频率合成技术的简介 | 第11-15页 |
| ·频率合成技术研究现状和发展态势 | 第15-18页 |
| ·PLL 频率合成技术的新发展 | 第15-17页 |
| ·DDS 技术的新发展 | 第17-18页 |
| ·本文主要内容及纲要 | 第18-19页 |
| 第二章 锁相式频率合成技术理论 | 第19-35页 |
| ·锁相环(PLL)基本工作原理 | 第19-20页 |
| ·PLL 的组成模块 | 第20-29页 |
| ·鉴相器 | 第20-24页 |
| ·环路滤波器 | 第24-27页 |
| ·压控振荡器 | 第27-28页 |
| ·分频器 | 第28-29页 |
| ·PLL 的相位模型与动态方程 | 第29-32页 |
| ·带有电荷泵输出的鉴相器 | 第32-35页 |
| 第三章 锁相环系统的噪声分析 | 第35-45页 |
| ·PLL 的传输函数 | 第36-37页 |
| ·基本 PLL 的传输函数 | 第36页 |
| ·电荷泵锁相环的传输函数 | 第36-37页 |
| ·参考杂散及其产生 | 第37-40页 |
| ·杂散增益 | 第37-38页 |
| ·以泄漏为主的杂散 | 第38页 |
| ·以失配为主的杂散(脉冲相关杂散) | 第38-39页 |
| ·同时考虑脉冲相关杂散和泄漏相关杂散 | 第39-40页 |
| ·相位噪声 | 第40-45页 |
| ·相位噪声的由来 | 第40-42页 |
| ·PLL 频率合成的相位噪声 | 第42-45页 |
| 第四章 锁相环频率合成器的设计 | 第45-73页 |
| ·系统电路的设计 | 第45-46页 |
| ·设计指标 | 第45页 |
| ·合成器的结构框图 | 第45-46页 |
| ·锁相环芯片 | 第46-52页 |
| ·控制时序 | 第47-48页 |
| ·引脚配置及功能描述 | 第48-50页 |
| ·集成的 PFD 和充电泵 | 第50-51页 |
| ·输入移位寄存器 | 第51-52页 |
| ·无源滤波器的设计 | 第52-66页 |
| ·LPF 的拓扑结构和级数 | 第52-53页 |
| ·相位裕量,带宽和极点比 | 第53页 |
| ·无源环路滤波器的参数计算 | 第53-55页 |
| ·确定时间常数 | 第55-56页 |
| ·计算元件值及需要考虑的问题 | 第56页 |
| ·二阶 LPF 的具体设计 | 第56-58页 |
| ·三阶 LPF 的具体设计 | 第58-61页 |
| ·用 MATLAB 计算滤波器参数 | 第61-66页 |
| ·VCO 设计 | 第66-70页 |
| ·集成的 VCO | 第66-67页 |
| ·VCO 的外置电感的选择 | 第67-68页 |
| ·自制绕线电感 | 第68-70页 |
| ·在线可编程的实现 | 第70-73页 |
| ·串口控制 | 第70-71页 |
| ·芯片的配置 | 第71-73页 |
| 第五章 锁相环频率合成器的电路实现与实验结果 | 第73-83页 |
| ·PLL 的电路实现 | 第73-77页 |
| ·电源模块 | 第73-74页 |
| ·控制接口 | 第74页 |
| ·输出匹配电路 | 第74-75页 |
| ·PCB 设计 | 第75-77页 |
| ·实验结果及其分析 | 第77-83页 |
| ·PLL 系统的调试 | 第77-78页 |
| ·实验结果及分析 | 第78-83页 |
| 第六章 总结 | 第83-84页 |
| 致谢 | 第84-85页 |
| 参考文献 | 第85-87页 |
| 附录 | 第87-94页 |
| 攻硕期间取得的主要研究成果 | 第94-95页 |