基于FPGA的宽带无线通信系统设计
摘要 | 第1-5页 |
Abstract | 第5-9页 |
1 引言 | 第9-13页 |
·课题研究背景及意义 | 第9-11页 |
·编码及调制在通信系统中的应用 | 第9-10页 |
·FPGA在通信系统中的应用优势 | 第10-11页 |
·LDPC编解码及QAM调制解调发展概要及现状 | 第11-12页 |
·本文内容和结构 | 第12-13页 |
2 系统总体设计方案 | 第13-25页 |
·系统总体架构 | 第13-14页 |
·系统理论分析 | 第14-18页 |
·4QAM调制原理及框图 | 第14-16页 |
·4QAM解调原理及框图 | 第16-17页 |
·LDPC编码原理及常用方法 | 第17-18页 |
·LDPC译码原理及常用方法 | 第18页 |
·系统硬件平台 | 第18-22页 |
·FPGA外围电路 | 第19-20页 |
·数模(模数)转换器(DAC/ADC) | 第20-21页 |
·时钟和电源 | 第21-22页 |
·FPGA开发流程 | 第22-25页 |
3 系统详细设计 | 第25-44页 |
·4QAM调制模块设计与实现 | 第27-31页 |
·成形滤波器 | 第27-28页 |
·波形存储器 | 第28页 |
·调制模块的实现 | 第28-30页 |
·测试结果 | 第30-31页 |
·4QAM解调模块设计与实现 | 第31-35页 |
·载波的同步 | 第31-32页 |
·FIR滤波器的实现 | 第32-33页 |
·解调模块的实现 | 第33-34页 |
·测试结果 | 第34-35页 |
·LDPC编码模块设计与实现 | 第35-36页 |
·通用编码法 | 第35-36页 |
·测试结果 | 第36页 |
·LDPC译码模块设计与实现 | 第36-40页 |
·帧同步 | 第37页 |
·比特翻转法译码 | 第37-40页 |
·测试结果 | 第40页 |
·串并转换模块及数据缓存区 | 第40-41页 |
·并串转换模块 | 第40页 |
·数据缓存区 | 第40-41页 |
·AD9777芯片配置模块及时钟管理模块 | 第41-44页 |
·AD9777芯片配置模块 | 第41-42页 |
·时钟管理模块 | 第42-44页 |
4 系统集成仿真及验证 | 第44-48页 |
·系统仿真 | 第44-45页 |
·测试结果与分析 | 第44-45页 |
·功能验证 | 第45-48页 |
·验证平台 | 第45-47页 |
·系统验证结果 | 第47-48页 |
5 总结与下一步工作 | 第48-49页 |
·总结 | 第48页 |
·下一步工作 | 第48-49页 |
参考文献 | 第49-51页 |
申请学位期间的研究成果及发表的学术论文 | 第51-52页 |
致谢 | 第52页 |