用于成像雷达模拟信号源的DSP接口板设计与实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-16页 |
·课题背景 | 第9页 |
·雷达模拟信号源技术的发展 | 第9-12页 |
·成像雷达模拟信号源基本工作原理 | 第12-14页 |
·论文结构安排 | 第14-16页 |
第2章 成像雷达模拟信号源组成原理 | 第16-24页 |
·基本组成原理 | 第16-18页 |
·总体设计要求 | 第18-20页 |
·系统功能要求 | 第19页 |
·系统时序要求 | 第19-20页 |
·系统接口关系 | 第20页 |
·系统解决方案 | 第20-23页 |
·系统整体结构 | 第20-22页 |
·系统工作过程 | 第22-23页 |
·本章小结 | 第23-24页 |
第3章 各功能模块的硬件电路设计 | 第24-40页 |
·A/D转换模块电路设计 | 第24-29页 |
·A/D转换器的选择与使用 | 第24-26页 |
·A/D前端电路设计 | 第26-29页 |
·D/A转换模块电路设计 | 第29-33页 |
·D/A转换器的选择与使用 | 第29-31页 |
·D/A后端减法器电路设计 | 第31-32页 |
·滤波器结构与性能分析 | 第32-33页 |
·运算放大器的选择 | 第33页 |
·FPGA硬件电路设计 | 第33-35页 |
·FPGA芯片的选择与使用 | 第33页 |
·配置电路的连接 | 第33-34页 |
·EMIF的连接方式 | 第34-35页 |
·电源电路原理图设计 | 第35-36页 |
·六层PCB设计 | 第36-39页 |
·器件布局 | 第36-37页 |
·层数划分 | 第37-38页 |
·电源与地的处理 | 第38页 |
·布线规则 | 第38-39页 |
·本章小结 | 第39-40页 |
第4章 FPGA与DSP内部软件流程 | 第40-53页 |
·FPGA内部工作流程 | 第40-44页 |
·FPGA内部资源功能小结 | 第44页 |
·FPGA内各功能模块的连接方式 | 第44-47页 |
·引脚直连模块 | 第44-45页 |
·启动控制模块 | 第45页 |
·时钟处理模块 | 第45-46页 |
·时序控制模块 | 第46页 |
·数据接口模块 | 第46-47页 |
·DSP内部工作流程 | 第47-50页 |
·EMIF数据传输 | 第50-52页 |
·本章小结 | 第52-53页 |
第5章 性能指标测试及结果分析 | 第53-62页 |
·A/D转换模块性能测试 | 第53-57页 |
·测试限幅电平 | 第53-54页 |
·测试信噪比 | 第54-55页 |
·测试幅频特性 | 第55-56页 |
·测试I,Q两路幅度一致性 | 第56-57页 |
·测试I,Q两路相位一致性 | 第57页 |
·D/A转换模块性能测试 | 第57-60页 |
·测试幅频特性 | 第58-59页 |
·测试I,Q两路幅度一致性 | 第59页 |
·测试I,Q两路相位一致性 | 第59-60页 |
·测试系统线性度 | 第60-61页 |
·本章小结 | 第61-62页 |
结论 | 第62-63页 |
参考文献 | 第63-66页 |
附录 DSP接口板原理图 | 第66-68页 |
致谢 | 第68页 |