| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 1 绪论 | 第8-15页 |
| ·数字复接/分接技术概述 | 第8-11页 |
| ·FPGA 在数字复接技术中的应用 | 第11-13页 |
| ·课题来源和本文研究重点 | 第13页 |
| ·本文组织 | 第13-15页 |
| 2 数字分接器的系统框架 | 第15-19页 |
| ·分接系统的工作原理 | 第15-16页 |
| ·专用分接器的体系结构 | 第16-18页 |
| ·本章小节 | 第18-19页 |
| 3 数字分接器的时序设计 | 第19-33页 |
| ·异步信号传输方案 | 第19-27页 |
| ·分接器的时钟设计 | 第27-32页 |
| ·本章小节 | 第32-33页 |
| 4 数字分接器关键模块设计与实现 | 第33-54页 |
| ·位同步的实现 | 第33-36页 |
| ·帧同步的实现 | 第36-41页 |
| ·信令时隙的处理 | 第41-45页 |
| ·并行数据的跨时钟域传输 | 第45-53页 |
| ·本章小节 | 第53-54页 |
| 5 系统的验证与调试 | 第54-60页 |
| ·功能级验证 | 第54-56页 |
| ·时序分析 | 第56-58页 |
| ·板级调试 | 第58-59页 |
| ·本章小节 | 第59-60页 |
| 6 结束语 | 第60-61页 |
| 致谢 | 第61-62页 |
| 参考文献 | 第62-65页 |
| 附录1(攻读硕士期间发表的论文) | 第65页 |