摘要 | 第1-12页 |
ABSTRACT | 第12-13页 |
第一章 引言 | 第13-20页 |
·“银河飞腾”-D4B简介及其在数字多媒体领域的应用 | 第13-15页 |
·数字多媒体处理器概述 | 第15-18页 |
·数据多媒体处理器的特点 | 第16页 |
·数字多媒体DSP芯片简介 | 第16-18页 |
·本文研究的目的、意义及主要内容 | 第18-19页 |
·本文的结构 | 第19-20页 |
第二章 基于“银河飞腾”-D4B和FPGA的视频显示子系统设计 | 第20-37页 |
·基于“银河飞腾”-D4B实现的机顶盒系统介绍 | 第20-21页 |
·视频显示子系统基本结构 | 第21-22页 |
·DSP外设接口连接以及视频解码与FPGA的同步机制 | 第22-26页 |
·EMIF与SDRAM的接口 | 第23-24页 |
·EMIF与FPGA的接口 | 第24-25页 |
·视频解码程序与FPGA的同步机制 | 第25-26页 |
·SAA7121的配置 | 第26-28页 |
·FPGA功能实现 | 第28-34页 |
·FPGA输入数据和输出数据格式简介 | 第29页 |
·视频处理模块实现 | 第29-32页 |
·I~2C配置模块实现 | 第32-34页 |
·DLL模块实现 | 第34页 |
·系统性能分析 | 第34-37页 |
第三章 VDSP视频显示子系统设计 | 第37-44页 |
·视频显示子系统的功能描述 | 第37-38页 |
·视频显示子系统的结构概述 | 第38-39页 |
·视频显示子系统的接口定义 | 第39-42页 |
·视频显示子系统的中断 | 第42页 |
·视频显示子系统的控制寄存器 | 第42-44页 |
第四章 VDSP视频显示FIFO模块设计 | 第44-58页 |
·FIFO模块数据吞吐量计算 | 第44-46页 |
·DMA接口操作及接口模块设计 | 第46-51页 |
·地址判别逻辑 | 第46-47页 |
·DMA事件及启动机制 | 第47-50页 |
·DMA大小和阈值约束 | 第50-51页 |
·异步FIFO设计 | 第51-58页 |
·异步FIFO简介 | 第52页 |
·亚稳态问题的解决 | 第52-55页 |
·空/满信号及空余空间值的产生 | 第55-56页 |
·异步FIFO的设计实现 | 第56-58页 |
第五章 VDSP视频显示滤波模块设计 | 第58-72页 |
·视频数据解包概述 | 第58-62页 |
·BT.656显示模式数据解包 | 第58-60页 |
·Y/C显示模式数据解包 | 第60-62页 |
·视频数据解包子模块设计 | 第62-65页 |
·BT.656 8位格式解包 | 第62-63页 |
·BT.656 10位格式解包 | 第63-64页 |
·BT.656 10位压缩格式解包 | 第64-65页 |
·视频数据滤波功能概述 | 第65-69页 |
·图像采样格式 | 第65-66页 |
·色度重采样原理 | 第66-67页 |
·2倍比例放大原理 | 第67-69页 |
·视频数据滤波子模块设计 | 第69-72页 |
第六章 VDSP视频显示格式定义模块设计 | 第72-81页 |
·视频显示原理 | 第72-76页 |
·视频显示时序 | 第72-73页 |
·显示标准简介 | 第73-76页 |
·显示格式定义模块设计实现 | 第76-81页 |
·可编程显示格式的实现 | 第77-78页 |
·同步控制信号的生成 | 第78-81页 |
第七章 VDSP视频显示子系统的功能验证 | 第81-86页 |
·功能测试码的开发与模拟验证 | 第81-84页 |
·功能测试码开发的原则 | 第81页 |
·视频显示子系统功能测试码的开发及模拟验证 | 第81-84页 |
·FPGA仿真验证 | 第84-86页 |
结束语 | 第86-87页 |
致谢 | 第87-88页 |
参考文献 | 第88-90页 |
作者在学期间取得的学术成果 | 第90-91页 |
附录A 攻读硕士期间参加的科研项目 | 第91页 |