基于ARM+DSP磁浮列车长波不平顺度检测设备的开发
| 第一章 引言 | 第1-10页 |
| ·课题来源 | 第7页 |
| ·本研究领域国内外现状 | 第7-8页 |
| ·课题研究任务 | 第8页 |
| ·课题意义 | 第8-10页 |
| 第二章 基于小波变换的长波不平顺研究 | 第10-18页 |
| ·小波变换发展历程 | 第10-11页 |
| ·第一代小波发展 | 第11-12页 |
| ·第二代小波简述 | 第12-14页 |
| ·小波属性 | 第14-15页 |
| ·算法分析与实际运用 | 第15-18页 |
| 第三章 嵌入式系统硬件设计 | 第18-46页 |
| ·嵌入式微处理器 | 第18-23页 |
| ·ARM体系结构 | 第18-19页 |
| ·DSP体系结构 | 第19-20页 |
| ·NIOS | 第20-21页 |
| ·几种芯片比较 | 第21页 |
| ·处理器选用 | 第21-23页 |
| ·系统架构建立 | 第23-25页 |
| ·外围存储器扩展 | 第25-28页 |
| ·ARM子系统外围存储器扩展 | 第25-27页 |
| ·DSP子系统外围 SRAM扩展 | 第27-28页 |
| ·小结 | 第28页 |
| ·数据采集转换模块 | 第28-35页 |
| ·模数转换器 | 第28-29页 |
| ·模拟复用器 | 第29-30页 |
| ·抗混叠滤波器 | 第30-31页 |
| ·FIFO存储器 | 第31-32页 |
| ·DSP子系统与 MAX3100接口设计 | 第32-34页 |
| ·小结 | 第34-35页 |
| ·必要附属模块 | 第35-39页 |
| ·复位电路 | 第35页 |
| ·晶振 | 第35-36页 |
| ·电源 | 第36-37页 |
| ·JTAG | 第37-39页 |
| ·通用I/O | 第39页 |
| ·CPLD | 第39-46页 |
| ·CPLD与 FPGA | 第39-40页 |
| ·MAX7000 | 第40-41页 |
| ·IDE接口 | 第41-44页 |
| ·LCD接口 | 第44-46页 |
| 第四章 PCB设计 | 第46-55页 |
| ·板层与板层结构 | 第46-47页 |
| ·焊盘设计与过孔选择 | 第47-49页 |
| ·电源层设置与内电层分割 | 第49-50页 |
| ·电容 | 第50-51页 |
| ·串扰 | 第51页 |
| ·反射 | 第51-53页 |
| ·模拟地与数字地 | 第53-54页 |
| ·其他因素 | 第54-55页 |
| 第五章 系统软件设计与程序加载 | 第55-61页 |
| ·DSP侧 Bootloader | 第55-57页 |
| ·双核内部通讯 | 第57-58页 |
| ·ARM侧 Bootloader | 第58-61页 |
| 总结 | 第61-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 附录1 硬件原理图 | 第67-72页 |
| 附录2 攻读硕士期间所发表的学术论文 | 第72页 |