基于DSP的电子支付核验卡的设计与实现
摘要 | 第1-5页 |
Abstract | 第5-6页 |
目录 | 第6-9页 |
图、表清单 | 第9-10页 |
注释表 | 第10-11页 |
第一章 绪论 | 第11-16页 |
·电子支付密码系统的产生背景 | 第11-12页 |
·传统银行支付系统的运作模式 | 第11页 |
·传统银行支付系统面临的威胁 | 第11-12页 |
·电子支付密码系统简介 | 第12-14页 |
·电子支付密码系统的运作模式 | 第12-13页 |
·电子支付密码系统的拓扑图 | 第13页 |
·电子支付密码系统的优点 | 第13-14页 |
·课题来源 | 第14页 |
·课题研究任务 | 第14-15页 |
·课题创新点 | 第15页 |
·本文的主要内容及安排 | 第15-16页 |
第二章 总体设计方案 | 第16-21页 |
·系统需求 | 第16-17页 |
·系统总体设计方案 | 第17-21页 |
·总体设计思路 | 第17-19页 |
·总体设计框图 | 第19-20页 |
·核验系统工作流程 | 第20-21页 |
第三章 系统硬件设计与实现 | 第21-37页 |
·硬件系统各功能模块介绍 | 第21-29页 |
·数据处理核ADSP-21065L | 第21-23页 |
·PCI桥接芯片 | 第23-24页 |
·CPLD逻辑控制单元 | 第24-26页 |
·SSX10-A算法芯片 | 第26-27页 |
·其他模块 | 第27-29页 |
·时钟 | 第27-28页 |
·电源模块 | 第28页 |
·Flash加载模块 | 第28页 |
·EEPROM加载模块 | 第28-29页 |
·外部存储器SDRAM | 第29页 |
·总线驱动SN74LVTH16245 | 第29页 |
·复位模块 | 第29页 |
·系统硬件实现 | 第29-34页 |
·系统硬件实现框图 | 第29-30页 |
·主要硬件接口的实现 | 第30-34页 |
·DSP与PCI接口 | 第30-31页 |
·DSP与FLASH接口 | 第31-32页 |
·DSP与SDRAM接口 | 第32页 |
·PCI与EEPROM接口 | 第32-33页 |
·算法芯片SSX10-A接口 | 第33页 |
·CPLD逻辑控制接口 | 第33-34页 |
·硬件电路的PCB设计 | 第34-37页 |
·系统设计软件简介 | 第34页 |
·核验卡PCB设计 | 第34-37页 |
第四章 系统软件设计与实现 | 第37-50页 |
·DSP软件设计与实现 | 第37-41页 |
·DSP软件开发工具 | 第37-38页 |
·DSP软件开发流程 | 第38页 |
·DSP软件设计实现 | 第38-41页 |
·核验芯片调度算法 | 第39-40页 |
·AES加密算法 | 第40-41页 |
·Flash烧写程序的实现 | 第41页 |
·CPLD软件设计与实现 | 第41-46页 |
·CPLD软件开发工具 | 第41-42页 |
·CPLD软件开发语言 | 第42-43页 |
·CPLD软件设计流程 | 第43-44页 |
·CPLD时序逻辑的实现 | 第44-46页 |
·DSP与PCI的时序逻辑实现 | 第45-46页 |
·算法芯片SSX10-A的时序逻辑实现 | 第46页 |
·WDM驱动程序设计 | 第46-50页 |
·WDM驱动概述 | 第46-47页 |
·驱动开发工具 | 第47-48页 |
·核验卡的驱动实现 | 第48-49页 |
·驱动的安装与应用 | 第49-50页 |
第五章 AES加密算法在DSP上的实现 | 第50-57页 |
·从DES到AES | 第50页 |
·Rijndael 算法数学基础 | 第50-51页 |
·有限域及其多项式表示 | 第50-51页 |
·有限域加法 | 第51页 |
·有限域乘法 | 第51页 |
·系数在有限域上的多项式乘法 | 第51页 |
·Rijndael 算法设计原理 | 第51-55页 |
·分组 | 第51-52页 |
·轮变换 | 第52-54页 |
·Rijndael算法流程图 | 第54-55页 |
·Rijndael算法的快速实现 | 第55-57页 |
·GF(28)上加法的实现 | 第55页 |
·GF(28)上乘法的实现 | 第55-56页 |
·系数在GF(28)上的多项式乘法的实现 | 第56页 |
·字节替换的查表法实现 | 第56-57页 |
第六章 系统调试及改进 | 第57-60页 |
·系统调试 | 第57-58页 |
·硬件静态测试 | 第57页 |
·上电测试 | 第57-58页 |
·模块调试 | 第58页 |
·系统改进 | 第58-60页 |
第七章 总结与展望 | 第60-61页 |
参考文献 | 第61-64页 |
致谢 | 第64-65页 |
在学期间发表的学术论文及参与的科研项目 | 第65-66页 |
附录一 电子支付核验卡实物图 | 第66-67页 |
附录二 电子支付核验卡原理图 | 第67-68页 |
附录三 电子支付核验卡PCB图 | 第68页 |
附录四 电子支付核验卡DSP源程序 | 第68页 |
附录五 电子支付核验卡CPLD源程序 | 第68页 |
附录六 电子支付核验卡FLASH加载源程序 | 第68页 |