无线信道中删信删余RS码编译码器的设计与FPGA实现
摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-16页 |
·课题的研究背景 | 第11-12页 |
·引言 | 第11-12页 |
·IEEE802.16 | 第12页 |
·RS码的研究现状 | 第12-14页 |
·RS码译码算法的研究现状 | 第12-14页 |
·RS编译码器的硬件实现及其应用的研究现状 | 第14页 |
·论文的主要工作及组织结构 | 第14-16页 |
第二章 RS码编译码算法研究 | 第16-35页 |
·纠错码基本理论 | 第16-19页 |
·有限域(Galoias域)基本概念及重要结论 | 第16页 |
·有限域上的多项式 | 第16-18页 |
·BCH码 | 第18页 |
·RS码 | 第18-19页 |
·RS码编码算法 | 第19-23页 |
·除法电路实现的RS系统码典型编码算法 | 第19-20页 |
·脉动(Systolic)RS编码算法 | 第20-23页 |
·RS码译码算法 | 第23-35页 |
·引言 | 第23-24页 |
·译码步骤 | 第24-25页 |
·求解关键方程的迭代译码算法研究 | 第25-35页 |
第三章 无线信道中RS码性能仿真及分析 | 第35-51页 |
·无线信道的类型及其特性 | 第35-40页 |
·多径效应 | 第36-38页 |
·多普勒效应 | 第38-40页 |
·典型的无线衰落信道模型 | 第40-42页 |
·Rayleigh信道模型 | 第40-42页 |
·Rice信道模型 | 第42页 |
·RS码在无线衰落信道中性能仿真与分析 | 第42-51页 |
·AWGN信道中的情况 | 第42-47页 |
·Rayleigh衰落信道中的情况 | 第47-51页 |
第四章 删信删余RS编译码器的设计与FPGA实现 | 第51-71页 |
·FPGA的基本知识和设计流程 | 第51-53页 |
·FPGA基本知识 | 第51-52页 |
·FPGA设计流程 | 第52-53页 |
·有限域乘法器设计 | 第53-55页 |
·通用乘法器设计 | 第54-55页 |
·常数乘法器设计 | 第55页 |
·编码器设计方案 | 第55-58页 |
·编码器参数 | 第56页 |
·编码器电路 | 第56-57页 |
·编码器接口 | 第57-58页 |
·译码器设计方案 | 第58-64页 |
·译码器参数 | 第58页 |
·译码器接口 | 第58-59页 |
·译码器电路结构 | 第59-64页 |
·编译码器的逻辑仿真和性能测试 | 第64-71页 |
·编码器的逻辑仿真 | 第65页 |
·译码器的逻辑仿真 | 第65-68页 |
·编译码器的性能仿真测试方案 | 第68-71页 |
结束语 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-76页 |
作者在学期间取得的学术成果 | 第76页 |