雷达高度计数字接收机及控制技术
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-13页 |
| ·课题的研究背景和选题意义 | 第9页 |
| ·国内外研究现状 | 第9-11页 |
| ·本课题的主要研究内容 | 第11页 |
| ·论文组织结构安排 | 第11-13页 |
| 第2章 卫星雷达高度计系统分析 | 第13-17页 |
| ·卫星雷达高度计简介 | 第13页 |
| ·高度计系统分析 | 第13-14页 |
| ·高度计数字控制系统分析 | 第14-16页 |
| ·工作时序1 | 第15页 |
| ·工作时序2 | 第15-16页 |
| ·工作时序3 | 第16页 |
| ·本章小结 | 第16-17页 |
| 第3章 数字中频的相关理论 | 第17-25页 |
| ·雷达接收机 | 第17-18页 |
| ·采样定理 | 第18-19页 |
| ·Nyquist 采样 | 第18-19页 |
| ·带通采样 | 第19页 |
| ·数字正交变换 | 第19-22页 |
| ·数字下变频 | 第19-21页 |
| ·奇偶抽取正交变换结构 | 第21-22页 |
| ·数据降速处理 | 第22-24页 |
| ·抽取 | 第23页 |
| ·滤波 | 第23页 |
| ·多级抽取和滤波 | 第23-24页 |
| ·多相抽取与滤波 | 第24页 |
| ·本章小结 | 第24-25页 |
| 第4章 雷达高度计数字中频接收机的设计与仿真 | 第25-45页 |
| ·雷达高度计数字中频宽带接收机的设计与仿真 | 第25-40页 |
| ·系统方案设计 | 第25-27页 |
| ·采样率设计 | 第27-28页 |
| ·ADC 量化位数选择及带通采样对信噪比的影响 | 第28-30页 |
| ·数字下变频正交解调设计 | 第30-33页 |
| ·抽取滤波器设计 | 第33-35页 |
| ·系统优化及方案仿真 | 第35-40页 |
| ·雷达高度计数字中频窄带接收机的设计与仿真 | 第40-43页 |
| ·系统方案设计 | 第40页 |
| ·二次抽取滤波器设计 | 第40-41页 |
| ·系统方案仿真 | 第41-43页 |
| ·本章小结 | 第43-45页 |
| 第5章 雷达高度计数字中频接收机的FPGA 实现 | 第45-59页 |
| ·FPGA 的概述与应用 | 第45-48页 |
| ·FPGA 技术综述 | 第45-46页 |
| ·Virtex-2 系列FPGA 简介 | 第46-47页 |
| ·FPGA 开发的设计流程 | 第47-48页 |
| ·雷达高度计数字中频宽带接收机的FPGA 实现 | 第48-52页 |
| ·数字正交解调系统的具体实现 | 第48-49页 |
| ·低通抽取滤波器的具体实现 | 第49-51页 |
| ·宽带接收机系统的综合与仿真 | 第51-52页 |
| ·雷达高度计数字中频窄带接收机的FPGA 实现 | 第52-54页 |
| ·二级低通抽取滤波器组的具体实现 | 第52-53页 |
| ·窄带接收机系统的综合与仿真 | 第53-54页 |
| ·中频接收机系统性能指标 | 第54-57页 |
| ·幅相失衡与镜像抑制比 | 第54-55页 |
| ·本文设计的性能指标 | 第55-57页 |
| ·本章小结 | 第57-59页 |
| 第6章 卫星雷达高度计控制系统的FPGA 实现 | 第59-71页 |
| ·卫星雷达高度计控制系统结构框图 | 第59-60页 |
| ·控制系统的具体实现 | 第60-63页 |
| ·时钟管理单元 | 第60-61页 |
| ·时序控制单元 | 第61页 |
| ·通信传输单元 | 第61-63页 |
| ·控制系统的综合与仿真 | 第63-66页 |
| ·TMR 设计初步 | 第66-69页 |
| ·TMR 设计的必要性和可行性 | 第66-67页 |
| ·FPGA 中的TMR 表决系统 | 第67页 |
| ·无反馈电路的TMR 设计 | 第67-68页 |
| ·带反馈单元电路的TMR 设计 | 第68页 |
| ·高度计数字控制系统的TMR 设计 | 第68-69页 |
| ·本章小结 | 第69-71页 |
| 第7章 总结与后续工作 | 第71-73页 |
| ·论文总结 | 第71页 |
| ·未来工作展望 | 第71-73页 |
| 参考文献 | 第73-76页 |
| 发表文章目录 | 第76-77页 |
| 致谢 | 第77页 |