面向多核的低功耗数字信号处理器研究与设计
摘要 | 第1-4页 |
ABSTRACT | 第4-11页 |
第一章 概述 | 第11-18页 |
·课题背景 | 第11-14页 |
·不同精度的运算 | 第11-13页 |
·多核拼接运算 | 第13-14页 |
·数字信号处理器技术 | 第14-17页 |
·DSP 现状 | 第14-15页 |
·DSP 特点 | 第15页 |
·多核DSP | 第15-17页 |
·论文结构 | 第17-18页 |
第二章 低功耗技术 | 第18-26页 |
·低功耗必要性 | 第18-19页 |
·低功耗种类 | 第19-20页 |
·功耗组成 | 第20页 |
·低功耗技术 | 第20-25页 |
·门控时钟 | 第20-23页 |
·操作数隔离 | 第23-24页 |
·低功耗编码 | 第24-25页 |
·本章小结 | 第25-26页 |
第三章 多核结构 | 第26-33页 |
·顶层结构 | 第26-28页 |
·多核译码优化 | 第28-29页 |
·多核拼接 | 第29-31页 |
·向量数据通路集成 | 第31-32页 |
·本章小结 | 第32-33页 |
第四章 内核DSP 设计 | 第33-48页 |
·整体结构 | 第33-37页 |
·结构框图 | 第33-35页 |
·指令集 | 第35-36页 |
·流水线 | 第36-37页 |
·指令译码 | 第37-38页 |
·存储器访问 | 第38-41页 |
·存储器时序 | 第38-39页 |
·访存冲突 | 第39-40页 |
·访存旁路 | 第40-41页 |
·数据寻址方式 | 第41-45页 |
·程序寻址及条件执行 | 第45-46页 |
·程序寻址 | 第45-46页 |
·条件执行 | 第46页 |
·复位与策略 | 第46-47页 |
·本章小结 | 第47-48页 |
第五章 向量数据通路设计 | 第48-63页 |
·向量ALU | 第48-52页 |
·加法逻辑 | 第48-49页 |
·顶层结构 | 第49页 |
·中间逻辑值产生 | 第49-50页 |
·进位传递 | 第50-52页 |
·向量乘加器 | 第52-62页 |
·现有结构 | 第52-54页 |
·顶层结构 | 第54页 |
·部分积产生 | 第54-58页 |
·部分积压缩 | 第58-61页 |
·最终树 | 第61页 |
·最后加法器 | 第61-62页 |
·本章小结 | 第62-63页 |
第六章 验证与测试 | 第63-71页 |
·验证平台 | 第63-65页 |
·基本指令验证 | 第65页 |
·应用验证 | 第65-67页 |
·测试结果 | 第67-70页 |
·本章小结 | 第70-71页 |
第七章 结束语 | 第71-72页 |
·主要工作与创新点 | 第71页 |
·后续研究工作 | 第71-72页 |
参考文献 | 第72-76页 |
致谢 | 第76-77页 |
攻读硕士学位期间已发表或录用的论文 | 第77-78页 |
附件 | 第78-80页 |