| 摘要 | 第5-6页 |
| ABSTRACT | 第6页 |
| 符号对照表 | 第10-11页 |
| 缩略语对照表 | 第11-16页 |
| 第一章 绪论 | 第16-22页 |
| 1.1 研究背景及意义 | 第16-17页 |
| 1.2 国内外发展现状 | 第17-18页 |
| 1.3 主要工作及章节安排 | 第18-22页 |
| 1.3.1 论文的主要工作 | 第18-19页 |
| 1.3.2 论文的章节安排 | 第19-22页 |
| 第二章 H.265视频编码传输系统技术基础 | 第22-36页 |
| 2.1 H.265视频编码技术 | 第22-25页 |
| 2.1.1 H.265编码分层结构 | 第22-23页 |
| 2.1.2 H.265编码整体框架 | 第23-25页 |
| 2.2 视频编码传输硬件平台 | 第25-28页 |
| 2.2.1 ZynqUltraScale+MPSoC架构 | 第25-26页 |
| 2.2.2 视频编解码单元 | 第26-27页 |
| 2.2.3 高性能传输接口 | 第27-28页 |
| 2.3 相关驱动与应用框架 | 第28-35页 |
| 2.3.1 V4L2内核驱动框架 | 第28-30页 |
| 2.3.2 OpenMAXIL应用框架 | 第30-33页 |
| 2.3.3 GStreamer应用框架 | 第33-35页 |
| 2.4 本章小结 | 第35-36页 |
| 第三章 H.265视频编码传输系统设计与实现 | 第36-66页 |
| 3.1 编码传输系统整体框架 | 第36-39页 |
| 3.1.1 系统软硬件结构 | 第36-38页 |
| 3.1.2 软硬件开发流程 | 第38-39页 |
| 3.2 系统硬件设计与实现 | 第39-52页 |
| 3.2.1 视频采集模块设计 | 第39-45页 |
| 3.2.2 实时编码器设计 | 第45-49页 |
| 3.2.3 硬件系统实现 | 第49-52页 |
| 3.3 系统软件设计与实现 | 第52-65页 |
| 3.3.1 内核层驱动设计 | 第52-59页 |
| 3.3.2 应用层软件设计 | 第59-65页 |
| 3.3.3 软件系统实现 | 第65页 |
| 3.4 本章小结 | 第65-66页 |
| 第四章 系统测试与分析 | 第66-80页 |
| 4.1 实验平台及测试环境 | 第66-67页 |
| 4.2 系统功能模块测试 | 第67-73页 |
| 4.2.1 视频采集测试 | 第67-70页 |
| 4.2.2 视频编码测试 | 第70-73页 |
| 4.3 系统整合测试 | 第73-75页 |
| 4.4 系统功耗评估与优化方案 | 第75-79页 |
| 4.4.1 系统功耗评估 | 第75-77页 |
| 4.4.2 功耗优化方案 | 第77-79页 |
| 4.5 本章小结 | 第79-80页 |
| 第五章 总结与展望 | 第80-82页 |
| 5.1 论文总结 | 第80页 |
| 5.2 论文展望 | 第80-82页 |
| 参考文献 | 第82-86页 |
| 致谢 | 第86-88页 |
| 作者简介 | 第88-90页 |
| 附录 A | 第90-91页 |