面向视频解码应用的SOPC系统研究
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 第一章 绪论 | 第10-14页 |
| 1.1 研究工作的背景与意义 | 第10-11页 |
| 1.2 国内外研究现状 | 第11-13页 |
| 1.3 本文的工作内容与结构安排 | 第13-14页 |
| 第二章H.264视频编解码技术和SOPC技术简述 | 第14-25页 |
| 2.1 H.264视频编解码技术 | 第14-21页 |
| 2.1.1 H.264解码器 | 第14页 |
| 2.1.2 H.264语法元素分层结构 | 第14-15页 |
| 2.1.3 H.264关键技术 | 第15-20页 |
| 2.1.4 H.264档次和级别 | 第20-21页 |
| 2.2 基于FPGA的SOPC开发技术 | 第21-24页 |
| 2.2.1 SOPC开发工具 | 第22-23页 |
| 2.2.2 IP核复用技术 | 第23-24页 |
| 2.3 本章小结 | 第24-25页 |
| 第三章H.264视频解码的SOPC设计方案 | 第25-28页 |
| 3.1 设计目标 | 第25页 |
| 3.2 硬件平台 | 第25-26页 |
| 3.3 设计方案 | 第26-27页 |
| 3.4 本章小结 | 第27-28页 |
| 第四章 基于软件解码的SOPC系统 | 第28-44页 |
| 4.1 系统方案 | 第28页 |
| 4.2 系统架构 | 第28-30页 |
| 4.3 系统搭建 | 第30-37页 |
| 4.4 系统软件设计 | 第37-42页 |
| 4.4.1 软件开发流程 | 第37页 |
| 4.4.2 Linux操作系统移植 | 第37-42页 |
| 4.4.3 MPlayer移植 | 第42页 |
| 4.5 解码效果分析 | 第42-43页 |
| 4.6 本章小结 | 第43-44页 |
| 第五章 基于硬件解码的SOPC系统 | 第44-60页 |
| 5.1 系统方案 | 第44页 |
| 5.2 H.264硬件解码IP核 | 第44-55页 |
| 5.2.1 IP核介绍 | 第44-45页 |
| 5.2.2 IP核功能验证 | 第45-48页 |
| 5.2.3 IP核集成 | 第48-55页 |
| 5.3 软件设计 | 第55-58页 |
| 5.3.1 软件流程 | 第55-56页 |
| 5.3.2 YV12到ARGB的格式转换 | 第56-58页 |
| 5.4 解码效果分析 | 第58-59页 |
| 5.5 本章小节 | 第59-60页 |
| 第六章H.264解码器中的CAVLC模块设计 | 第60-78页 |
| 6.1 软硬件结合的H.264解码器 | 第60-62页 |
| 6.2 CAVLC模块设计 | 第62-77页 |
| 6.2.1 模块整体介绍 | 第62-66页 |
| 6.2.2 模块设计 | 第66-75页 |
| 6.2.3 模块仿真 | 第75-77页 |
| 6.3 本章小节 | 第77-78页 |
| 第七章 全文总结 | 第78-80页 |
| 7.1 全文总结 | 第78-79页 |
| 7.2 不足与改进 | 第79-80页 |
| 致谢 | 第80-81页 |
| 参考文献 | 第81-83页 |
| 攻读硕士学位期间取得的成果 | 第83-84页 |